电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1812N910K501PX100

产品描述Ceramic Capacitor, Multilayer, Ceramic, 500V, 10% +Tol, 10% -Tol, C0G, -/+30ppm/Cel TC, 0.000091uF, 1812,
产品类别无源元件    电容器   
文件大小56KB,共4页
制造商Knowles
官网地址http://www.knowles.com
标准
下载文档 详细参数 全文预览

1812N910K501PX100概述

Ceramic Capacitor, Multilayer, Ceramic, 500V, 10% +Tol, 10% -Tol, C0G, -/+30ppm/Cel TC, 0.000091uF, 1812,

1812N910K501PX100规格参数

参数名称属性值
是否Rohs认证符合
Objectid876505906
包装说明, 1812
Reach Compliance Codecompliant
Country Of OriginMainland China, USA
ECCN代码EAR99
YTEOL6.62
电容0.000091 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2.54 mm
JESD-609代码e4
长度4.57 mm
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法Bulk
正容差10%
额定(直流)电压(URdc)500 V
系列1812N(100,4/500V)
尺寸代码1812
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Palladium/Silver (Pd/Ag)
宽度3.18 mm

文档预览

下载PDF文档
COG - COMMERCIAL - 16Vdc to 10KVdc
Ultra stable Class I dielectric (EIA COG) or NPO:
linear temperature coefficient, low loss,
stable electrical properties with time, voltage and frequency. Designed for surface mount
application with nickel barrier termination suitable for solder wave, vapor phase or reflow
solder board attachment. Also available with silver-palladium terminations for hybrid use
with conductive epoxy. COG chips are used in precision circuitry requiring Class I stability.
CAPACITANCE & VOLTAGE SELECTION FOR POPULAR CHIP SIZES
3 digit code: two significant digits, followed by number of zeros eg: 183 = 18,000 pF. R denotes decimal, eg. 2R7 = 2.7 pF
SIZE
Min Cap
0402 0504 0603 0805 1005 1206 1210 1515
0R3
.
024
1808
5R0
.065
393
333
223
153
103
682
472
472
472
392
392
222
122
821
391
221
5R0
.080
393
333
273
223
153
103
562
472
472
472
472
332
182
122
471
271
x
1812
100
.065
563
563
393
273
183
153
103
103
103
822
822
472
272
182
821
471
100
.100
563
563
393
393
273
223
153
123
123
103
103
822
472
272
122
821
x
1825
150
.080
104
104
104
683
473
393
223
223
223
183
183
103
562
272
122
681
391
150
.140
104
104
104
823
683
563
473
333
273
183
183
153
103
562
222
122
821
x
0R5
.044
222
182
152
152
821
561
0R3
.035
152
122
102
102
561
331
0R5
.054
562
472
392
392
182
152
821
821
821
681
681
471
0R5
.054
822
682
562
562
272
222
122
122
122
102
102
391
3R0
.064
153
123
123
103
562
392
272
182
182
152
152
102
561
391
5R0
.065
273
273
223
183
103
822
472
472
472
392
392
222
122
821
3R0
.130
473
393
333
333
223
223
153
103
822
682
682
562
392
272
122
681
Tmax
16V
25V
V O LTA G E
271
221
181
181
101
560
50V
100V
200V
250V
300V
400V
500V
CAP
MAX
&
600V
800V*
1000V*
1500V*
2000V*
3000V*
4000V*
5000V*
6000V*
7000V*
8000V*
9000V*
10000V*
Note:
“ x ”
denotes a special
thickness
(see Tmax
row above).
An
X is required in the part number. Please
refer to page 10 for
how to order.
* Units rated above 800V may require conformal coating in use to preclude arcing over the chip surface
NOTE: REFER TO PAGES 10 & 11 FOR ORDERING INFORMATION
12
.
www.
N O V A C A P
.
com
12
Qt学习之路第43篇 QStringListModel
上一章我们已经了解到有关 list、table 和 tree 三个最常用的视图类的便捷类的使用。前面也提到过,由于这些类仅仅是提供方便,功能、实现自然不如真正的 model/view 强大。从本章起,我们将了 ......
兰博 嵌入式系统
说是学生参与,主要还是看指导老师
本帖最后由 paulhyde 于 2014-9-15 03:08 编辑 感觉有一个NB的指导老师你就成功一大半了 像俺这种完全靠自己那就悲催了 ...
airqj 电子竞赛
讨论:如何在FPGA内实现一个小延时,比如0.5ns?
1. 用组合逻辑搭的话,有什么综合和布线策略可以保证延时的精度呢?2. 另外,刚刚看到说明文档,说pll输出时钟的最小相移是VCO周期除以8,这个时间是可以满足的。不过我自己做了个实验如下:10M ......
eeleader FPGA/CPLD
数字信号处理的FPGA实现
经典书籍...
zzggxx007 FPGA/CPLD
JR45代替串口
我想用JR45代替串口 意思是两块板,板间通信做成串口,接线的话用网线接,但是不连网络,只是用网线来代替串口 请问这样可以吗? 是不是在MAX232后面本来是接串口的座,把串口座改成网口那样的 ......
dule 嵌入式系统
ADC与DAC专题学习之四——ADC和DAC的静态传输函数
对于DAC和ADC这两者来说,最重要的是记住输入或输出都是数字信号,所以,信号是被量化的。也就是说,N比特字代表2的N次方个可能状态之一,因此,N比特DAC(具有一个固定参考)只能有2的N次方可能 ......
七月七日晴 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1743  2382  136  38  1392  36  48  3  1  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved