电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

C1206CG220J50CB

产品描述Ceramic Capacitor, Multilayer, Ceramic, 50V, 5% +Tol, 5% -Tol, C0G, 30ppm/Cel TC, 0.000022uF, Surface Mount, 1206, CHIP
产品类别无源元件    电容器   
文件大小571KB,共6页
制造商Passive Plus Inc
下载文档 详细参数 全文预览

C1206CG220J50CB概述

Ceramic Capacitor, Multilayer, Ceramic, 50V, 5% +Tol, 5% -Tol, C0G, 30ppm/Cel TC, 0.000022uF, Surface Mount, 1206, CHIP

C1206CG220J50CB规格参数

参数名称属性值
Objectid7046710102
包装说明, 1206
Reach Compliance Codeunknown
ECCN代码EAR99
电容0.000022 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
JESD-609代码e4
安装特点SURFACE MOUNT
多层Yes
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差5%
额定(直流)电压(URdc)50 V
尺寸代码1206
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Palladium/Silver (Pd/Ag)
端子形状WRAPAROUND

文档预览

下载PDF文档
EIA Non-Magnetic Multilayer Ceramic Capacitors
NP0 Dielectric Non-Magnetic Multilayer Ceramic Capacitors
Product Features
Non-Magnetism, Suitable for MRI
Part Numbering
C
1
Chip Capacitor
0603
2
Dimensions
Code(EIA)
CG(C0G)
CG
3
Temperature Coefficient
101
4
Rated Capacitance
J
5
Tolerance
500
6
Rated Voltage
PT
7
Termination Type
T
8
Packing Type
Chip Capacitor
Dimensions
Dimensions (Unit: mm)
L
0603
0805
1206
1210
1.6±0.1
2.0±0.2
3.2±0.2
3.2±0.2
W
0.8±0.1
1.2±0.2
1.6±0.2
2.5±0.2
T(max)
0.8±0.1
1.40
1.40
2.00
B(min)
0.20
0.25
0.25
0.25
B(max)
0.50
0.70
0.76
0.76
Type
Temperature Coefficient
Temperature Coefficients
0±30ppm/℃
Operating Temperature Range
-55℃~ +125℃
www.passiveplus.com
(631) 425-0938
sales@passsiveplus.com
有用过MAX3111E的大神吗?求交流
小弟最近在用这款芯片来实现SPI到SCI的转换,发送的时候没有问题,但是在接收数据时就会出现问题。比如PC机发送5个数据1,2,3,4,5 那么MAX3111E产生5次接收中断,但是读取出来的数据是00 01 02 ......
silence0574 DSP 与 ARM 处理器
FPGA设计的四种常用思想与技巧
本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得 ......
eeleader FPGA/CPLD
EEWORLD大学堂----Atmel软件框架(ASF)入门(上)
Atmel软件框架(ASF)入门(上):https://training.eeworld.com.cn/course/462更进一步了解Atmel软件框架,,一个产品源代码集合,如驱动、协议栈和触摸功能。学习创建项目,导入新驱动、DMA和中断 ......
dongcuipin 嵌入式系统
PCB抄板过程中反推原理图的方法 
怎样来进行PCB原理图的反推,反推过程有该注意那些细节呢?  1、合理划分功能区域  在对一块完好的PCB电路板进行原理图的逆向设计时,合理划分功能区域能够帮工程师减少一些不必要的麻烦 ......
方学放 PCB设计
U-boot下用tftp下载kernel,并加载kernel
本帖最后由 sdwuyawen 于 2014-7-20 14:04 编辑 S3C2416通过U-Boot启动后,U-Boot会自动执行bootcmd来加载内核。《君益兴开发板手册V2》第3.3.4节,把kernel烧写到nandflash的0x40000地 ......
sdwuyawen 嵌入式系统
简单的裸板程序编写问题啊..?求教..
我想把自己的一张320*240的图放到2440开发板上显示..可是发现我在把图转成*.c之后..在ADS里把代码复制到原来的图片代码那里取代了原来的代码位置..为什么make的时候会出现L62181E: error:Unde ......
3108009356 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 330  2409  667  1410  2019  7  49  14  29  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved