电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

L6401FG3345DR

产品描述Fixed Positive LDO Regulator, 2 Output, 3.3V1, 4.5V2, CMOS, PDSO6, USP-6
产品类别电源/电源管理    电源电路   
文件大小510KB,共7页
制造商LRC
官网地址http://www.lrc.cn
下载文档 详细参数 全文预览

L6401FG3345DR概述

Fixed Positive LDO Regulator, 2 Output, 3.3V1, 4.5V2, CMOS, PDSO6, USP-6

L6401FG3345DR规格参数

参数名称属性值
Objectid7158382994
包装说明USP-6
Reach Compliance Codeunknown
ECCN代码EAR99
最大回动电压 10.3 V
最大回动电压 20.3 V
最大输入电压8 V
最小输入电压5 V
JESD-30 代码R-PDSO-N6
长度2 mm
功能数量1
输出次数2
端子数量6
最大输出电压 13.366 V
最小输出电压 13.234 V
标称输出电压 13.3 V
最大输出电压 24.59 V
最小输出电压 24.41 V
标称输出电压 24.5 V
封装主体材料PLASTIC/EPOXY
封装代码HTSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, HEAT SINK/SLUG, THIN PROFILE
调节器类型FIXED POSITIVE MULTIPLE OUTPUT LDO REGULATOR
座面最大高度0.8 mm
表面贴装YES
技术CMOS
端子形式NO LEAD
端子位置DUAL
最大电压容差2%
宽度1.8 mm
fft_uboot编译配置
最近做uboot,make all没问题,只要我make distclean 后,make at91rm9200dk_config,无效呢? 编译也过不了。提示:rm:无法删除‘asm’:是一个目录呢?...
daoke4587 嵌入式系统
招聘程序员:
招聘程序员:具体要求见:www.chinadacs.cn...
PLAYFPGA 嵌入式系统
Altera Bytebaster datasheet
Altera专用FPGA下载线...
kg_tgm FPGA/CPLD
怎么样将控件设置成半透明啊??
我想把PictureBox设置成半透明状,不知道在WinCE下,是不是可以??我用的是vb.net!!谢谢大家了!!!...
clnemo 嵌入式系统
在下跪求OLE 的TM4C123GH6PM,CCS的程序
在下跪求OLE 的TM4C123GH6PM,CCS的程序...
空_xu 微控制器 MCU
新人报到 too,望各位多多关照。
扒拉了半天,终于找到了组织的根据地。。。...
19850719 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 938  1213  1347  1361  1511 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved