电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

240-0323-37PCE6J7-18B

产品描述D Microminiature Connector, 37 Contact(s), Male, 0.05 inch Pitch, Crimp Terminal, Locking,
产品类别连接器    连接器   
文件大小161KB,共2页
制造商Glenair
官网地址http://www.glenair.com/
标准
下载文档 详细参数 全文预览

240-0323-37PCE6J7-18B概述

D Microminiature Connector, 37 Contact(s), Male, 0.05 inch Pitch, Crimp Terminal, Locking,

240-0323-37PCE6J7-18B规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codecompli
ECCN代码EAR99
其他特性STANDARD: MIL-DTL-83513
主体宽度0.322 inch
主体深度0.517 inch
主体长度1.485 inch
连接器类型D MICROMINIATURE CONNECTOR
接触器设计PREASSEM CONN
联系完成配合NOT SPECIFIED
触点性别MALE
触点材料NOT SPECIFIED
触点模式STAGGERED
触点电阻8 mΩ
触点样式RND PIN-SKT
DIN 符合性NO
介电耐压250VDC V
空壳NO
滤波功能YES
IEC 符合性NO
最大插入力2.78 N
绝缘电阻5000000000 Ω
绝缘体材料LIQUID CRYSTAL POLYMER (LCP)
MIL 符合性YES
插接触点节距0.05 inch
匹配触点行间距0.05 inch
插接信息MULTIPLE MATING PARTS AVAILABLE
混合触点NO
安装选项1LOCKING
安装类型CABLE
装载的行数2
最高工作温度125 °C
最低工作温度-55 °C
选件GENERAL PURPOSE
电镀厚度50u inch
额定电流(信号)3 A
可靠性COMMERCIAL
外壳材料STAINLESS STEEL
外壳尺寸F
端接类型SOLDER
触点总数37
最大线径26 AWG
最小线径26 AWG
Base Number Matches1
关于IAR路径设置,推荐给新手
[backcolor=rgb(238, 238, 238)][font=Verdana, 宋体, sans-serif][size=12px]工程文件在 E:\S3C2440\YS2440_IAR[/size][/font][/backcolor][backcolor=rgb(238, 238, 238)][font=Verdana, 宋体, sans-serif][size=12px]头文件在 ...
什么鬼 微控制器 MCU
帮忙设计一个简单的4ma到20ma的电路图
我手里现在又2个100欧的电阻,还有1K的变阻器。一个开关。我想设计一个当开关关闭,能用万用表在100欧两端测出电压是0.4V,开关打开,能用万用表在100欧两端测出电压是2V。我用的是12V的电源。谢谢大家了~...
sunruiiris PCB设计
富士通FRAM心得提交 STM32 IO模拟驱动 RS64 一直失败
富士通FRAM心得提交STM32 IO模拟驱动 RS64 一直失败用同样的程序,只是片选CS不一样,读取W25X16的ID正确,但是读取RS64的 状态寄存器 就有问题。而且读到的数据变化,读取数据不稳定。请大家给点意见。...
upc_arm 综合技术交流
IMX6UL与IMX6ULL的异同
[align=left][color=#333333][font=Arial][size=14px]I.MX6ULL相对于I.MX6UltraLite来说,主要是优化了其成本。与I.MX6UltraLite芯片是PIN-2-PIN兼容的,使的I.MX6ULL很容易在IMX6UL上重用,主要更改如下。[/size][/font][/color][/align][align=left][color=#...
maychen1991qz 嵌入式系统
有源晶振输出驱动力
各位大神,请教个问题,目前项目中应用到一颗DSP对时钟要求是1.3V的,手头上有3.3V的晶振,采用输出分压的方式去实现1.3V,晶振是cmos输出,对于CMOS输出类型的规格书里只写了能带15pf容性负载,没有具体的驱动电流或阻性负载,我应该如何去判断这颗晶振能否带动外部的分压电阻呢?...
danielzhou 综合技术交流
帮助 for
always @ (posedge clock)if(reset == 1) beginfor(k=1; k<=order; k=k+1)Samples[k] <= 0;endelse beginSamples[1] <= Data_in;for(k=2; k<=order; k=k+1)Samples[k] <= Samples[k-1];end请问 这个k的值,是上升沿每来一次 K的值加1,还...
phdwong FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 276  385  462  878  882 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved