电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RD5.6UJ

产品描述LOW NOISE SHARP BREAKDOWN CHARACTERISTICS ZENER DIODES 2PIN ULTRA SUPER MINI MOLD
文件大小33KB,共8页
制造商NEC ( Renesas )
官网地址https://www2.renesas.cn/zh-cn/
下载文档 全文预览

RD5.6UJ概述

LOW NOISE SHARP BREAKDOWN CHARACTERISTICS ZENER DIODES 2PIN ULTRA SUPER MINI MOLD

文档预览

下载PDF文档
DATA SHEET
ZENER DIODES
RD4.7UJ to RD39UJ
LOW NOISE SHARP BREAKDOWN CHARACTERISTICS
ZENER DIODES
2PIN ULTRA SUPER MINI MOLD
DESCRIPTION
Type RD4.7UJ to RD39UJ Series are 2PIN Ultra Super Mini
Mold Package zener diodes possessing an allowable power
dissipation of 150 mW featuring low noise and sharp break-
down characteristic. They are intended for use in audio equip-
0.3±0.05
0.8±0.1
0.15
0.11+0.05
–0.01
0±0.05
PACKAGE DIMENSIONS
(Unit: mm)
ment, instrument equipment.
2.1±0.1
1.3±0.1
FEATURES
• Low Noise
• Sharp Breakdown characteristics
• V
z
; Applied E24 standard
APPLICATIONS
Circuits for Constant Voltage, Constant Current, Waveform
clipper, Surge absorber, etc.
Cathode
Indication
MAXIMUM RATINGS (T
A
= 25
°
C)
Power Dissipation
Forward Current
Reverse Surge Power
P
I
F
P
RSM
150 mW
100 mA
2.2 W
(at t = 10
µ
s/1 pulse)
Show Fig. 6
Junction Temperature
Storage Temperature
T
j
T
stg
150
°C
–55 to +150
°C
The information in this document is subject to change without notice. Before using this document, please
confirm that this is the latest version.
Not all devices/types available in every country. Please check with local NEC representative for availability
and additional information.
Document No. D13938EJ3V0DS00 (3rd edition)
(Previous No. DC-2135)
Date Published March 1999 N CP(K)
Printed in Japan
©
0.7±0.1
1993
如何实现信号采集同步
led控制电路 与 那个测量led的电路这两路独立信号如何实现独立吗?能够进行同步采集数据 吗?这是一个什么原理呀? 求助 ...
hz45 电子竞赛
PCB走线与过孔的电流承载能力
本帖最后由 qwqwqw2088 于 2020-9-28 08:25 编辑 简介:使用FR4敷铜板PCBA上各个器件之间的电气连接是通过其各层敷着的铜箔走线和过孔来实现的。 由于不同产品、不同模块电流大小不同,为 ......
qwqwqw2088 PCB设计
12864
16824的资料...
wzszzxj 单片机
请问下面的这个电路图出自什么文章或者有无被申请专利啊?
请问下面的这个电路图出自什么文章或者有无被申请专利啊? http://www.dataweek.co.za/Articles/Dataweek%20-%20Published%20by%20Technews/dw3181b.png...
duowenti PCB设计
关于28377d双核仿真与CLA仿真经验
由于28377D有两个CPU和两个CLA,仿真起来会比较麻烦。记录下仿真时候的操作。 在进行CPU2仿真时,因为CPU2是通过CPU1来启动的,CPU1中需设置CPU2启动 模式,先把.out烧入至CPU1,连接CPU2烧 ......
Aguilera 微控制器 MCU
DDR3 的参考时钟问题
采用DDR3 SDRAM Controller with UniPHY来控制DDR3,FPGA为stratix IV EP4SGX系列 1.Memory clock frequency 520MHz 2.设定PLL参考时钟为200 MHz 这个pll参考时钟,连接一个外部输入时钟时( ......
xiaoganer FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1444  1464  2668  2296  79  30  54  47  2  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved