电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G09GF,132

产品描述logic gates and 1circuit 3.6V
产品类别逻辑    逻辑   
文件大小334KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74AUP1G09GF,132概述

logic gates and 1circuit 3.6V

74AUP1G09GF,132规格参数

参数名称属性值
Brand NameNXP Semiconduc
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SON
包装说明VSON, SOLCC6,.04,14
针数6
制造商包装代码SOT891
Reach Compliance Codecompli
系列AUP/ULP/V
JESD-30 代码S-PDSO-N6
JESD-609代码e3
长度1 mm
负载电容(CL)30 pF
逻辑集成电路类型AND GATE
最大I(ol)0.0017 A
湿度敏感等级1
功能数量1
输入次数2
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装等效代码SOLCC6,.04,14
封装形状SQUARE
封装形式SMALL OUTLINE, VERY THIN PROFILE
包装方法TAPE AND REEL
电源1.2/3.3 V
Prop。Delay @ Nom-Su24 ns
传播延迟(tpd)24 ns
认证状态Not Qualified
施密特触发器YES
座面最大高度0.5 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.35 mm
端子位置DUAL
宽度1 mm

文档预览

下载PDF文档
74AUP1G09
Low-power 2-input AND gate with open-drain
Rev. 4 — 28 June 2012
Product data sheet
1. General description
The 74AUP1G09 provides the single 2-input AND gate with an open-drain output. The
output of the device is an open-drain and can be connected to other open-drain outputs to
implement active-LOW wired-OR or active-HIGH wired-AND functions.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial Power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
μA
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
−40 °C
to +85
°C
and
−40 °C
to +125
°C

74AUP1G09GF,132相似产品对比

74AUP1G09GF,132 74AUP1G09GW,125 74AUP1G09GS,132 74AUP1G09GM,132 74AUP1G09GM,115 74AUP1G09GN,132
描述 logic gates and 1circuit 3.6V logic gates and 1circuit 3.6V logic gates and 4.6 V 20 mA logic gates low-pwr 2-input and gate W/ open-drain logic gates and 1circuit 3.6V logic gates and 4.6 V 20 mA
Brand Name NXP Semiconduc NXP Semiconduc NXP Semiconduc NXP Semiconduc NXP Semiconduc NXP Semiconduc
是否Rohs认证 符合 符合 符合 符合 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
包装说明 VSON, SOLCC6,.04,14 1.25 MM, PLASTIC, MO-203, SOT353-1, SC-88A, TSSOP-5 VSON, SOLCC6,.04,14 VSON, SOLCC6,.04,20 1 X 1.45 MM, 0.50 MM HEIGHT, PLASTIC, MO-252, SOT-886, SON-6 SON, SOLCC6,.04,12
制造商包装代码 SOT891 SOT353-1 SOT1202 SOT886 SOT886 SOT1115
Reach Compliance Code compli compli compli compli compli compli
零件包装代码 SON TSSOP - SON SON SON
针数 6 5 - 6 6 6
系列 AUP/ULP/V - AUP/ULP/V AUP/ULP/V - AUP/ULP/V
JESD-30 代码 S-PDSO-N6 - S-PDSO-N6 R-PDSO-N6 - R-PDSO-N6
JESD-609代码 e3 - e3 e3 - e3
长度 1 mm - 1 mm 1.45 mm - 1 mm
负载电容(CL) 30 pF - 30 pF 30 pF - 30 pF
逻辑集成电路类型 AND GATE - AND GATE AND GATE - AND GATE
最大I(ol) 0.0017 A - 0.0017 A 0.0017 A - 0.0017 A
湿度敏感等级 1 - 1 1 - 1
功能数量 1 - 1 1 - 1
输入次数 2 - 2 2 - 2
端子数量 6 - 6 6 - 6
最高工作温度 125 °C - 125 °C 125 °C - 125 °C
最低工作温度 -40 °C - -40 °C -40 °C - -40 °C
输出特性 OPEN-DRAIN - OPEN-DRAIN OPEN-DRAIN - OPEN-DRAIN
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY - PLASTIC/EPOXY
封装代码 VSON - VSON VSON - SON
封装等效代码 SOLCC6,.04,14 - SOLCC6,.04,14 SOLCC6,.04,20 - SOLCC6,.04,12
封装形状 SQUARE - SQUARE RECTANGULAR - RECTANGULAR
封装形式 SMALL OUTLINE, VERY THIN PROFILE - SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE - SMALL OUTLINE
包装方法 TAPE AND REEL - TAPE AND REEL TAPE AND REEL - TAPE AND REEL
电源 1.2/3.3 V - 1.2/3.3 V 1.2/3.3 V - 1.2/3.3 V
Prop。Delay @ Nom-Su 24 ns - 24 ns 24 ns - 24 ns
传播延迟(tpd) 24 ns - 24 ns 24 ns - 24 ns
认证状态 Not Qualified - Not Qualified Not Qualified - Not Qualified
施密特触发器 YES - YES YES - YES
座面最大高度 0.5 mm - 0.35 mm 0.5 mm - 0.35 mm
最大供电电压 (Vsup) 3.6 V - 3.6 V 3.6 V - 3.6 V
最小供电电压 (Vsup) 0.8 V - 0.8 V 0.8 V - 0.8 V
标称供电电压 (Vsup) 1.1 V - 1.1 V 1.1 V - 1.1 V
表面贴装 YES - YES YES - YES
技术 CMOS - CMOS CMOS - CMOS
温度等级 AUTOMOTIVE - AUTOMOTIVE AUTOMOTIVE - AUTOMOTIVE
端子面层 Tin (Sn) - Tin (Sn) Tin (Sn) - Tin (Sn)
端子形式 NO LEAD - NO LEAD NO LEAD - NO LEAD
端子节距 0.35 mm - 0.35 mm 0.5 mm - 0.3 mm
端子位置 DUAL - DUAL DUAL - DUAL
宽度 1 mm - 1 mm 1 mm - 0.9 mm
WINCE 5.0 on s3c2440: 谁在改动串口设置?我想用串口0作为调试口,在OEMInitDebugSerial对串口0的设置被谁修改了?
我在J:\WINCE500\PLATFORM\SMDK2440A\Src\Kernel\Oal\debug.c里修改OEMInitDebugSerial以使用串口0为调试口; 启动WINCE时输出下面信息(有些乱码),然后就看不到任何信息了。 我再用JTAG工具 ......
nibian 嵌入式系统
分析ESD原因以及防护和改善对策(汇集多年的ESD整改经验)免费万岁
分析ESD原因以及防护和改善对策分析ESD原因以及防护和改善对策...
linda_xia 模拟电子
简易阻抗匹配方法
在高速的设计中,阻抗的匹配与否关系到信号的质量优劣。阻抗匹配的技术可以说是丰富多样,在此只对几种简单常用的端接方法进行介绍。为什么要进行阻抗匹配呢?无外乎几种原因,如减少反射、控制 ......
youki12345 测试/测量
【hanker】第3周,M4\M3的比较
第三周的作业: 比较了M3/M4的浮点、电机控制、冬眠模式 直接上附件了 视频在一楼...
zca123 微控制器 MCU
EEWORLD大学堂----PFC电源设计与电感设计计算
PFC电源设计与电感设计计算:https://training.eeworld.com.cn/course/4008...
hi5 电源技术
用机智云SOC方案,开发一款月球灯
写在前面:又是一年佳节时,一想到元宵节,扑面而来的是汤圆,一颗颗圆圆的汤圆,有白色糯米味的、有紫薯味的、还有黄色小米味的,五彩斑斓的颜色,就像生活一样,多姿多彩。我想做一个能变换各 ......
毛球大大 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1676  1856  1017  2339  2042  22  48  34  24  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved