电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

83940DYILFT

产品描述clock drivers & distribution 18 lvcmos out buffer
产品类别半导体    其他集成电路(IC)   
文件大小219KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 详细参数 全文预览

83940DYILFT在线购买

供应商 器件名称 价格 最低购买 库存  
83940DYILFT - - 点击查看 点击购买

83940DYILFT概述

clock drivers & distribution 18 lvcmos out buffer

83940DYILFT规格参数

参数名称属性值
ManufactureIDT (Integrated Device Technology)
产品种类
Product Category
Clock Drivers & Distributi
RoHSYes
封装 / 箱体
Package / Case
TQFP-32
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
Low Skew, 1-to18
LVPECL-to-LVCMOS/LVTTL Fanout Buffer
PRODUCT DISCONTINUATION NOTICE - LAST TIME BUY EXPIRES MAY 6, 2017 (83940DKILF)
ICS83940DI
DATA SHEET
General Description
The ICS83940DI is a low skew, 1-to-18 LVPECL- to-LVCMOS/LVTTL
Fanout Buffer. The ICS83940DI has two selectable clock inputs. The
PCLK, nPCLK pair can accept LVPECL, CML, or SSTL input levels.
The LVCMOS_CLK can accept LVCMOS or LVTTL input levels. The
low impedance LVCMOS/LVTTL outputs are designed to drive 50
series or parallel terminated transmission lines.
The ICS83940DI is characterized at full 3.3V and 2.5V or mixed 3.3V
core, 2.5V output operating supply modes. Guaranteed output and
part-to-part skew characteristics make the ICS83940DI ideal for
those clock distribution applications demanding well defined
performance and repeatability.
Features
0
18
Eighteen LVCMOS/LVTTL outputs
Selectable LVCMOS_CLK or LVPECL clock inputs
PCLK, nPCLK pair can accept the following differential input
levels: LVPECL, CML, SSTL
LVCMOS_CLK supports the following input types: LVCMOS or
LVTTL
Maximum output frequency: 250MHz
Output skew: 150ps (maximum)
Part-to-part skew: 750ps (maximum)
Operating supply modes:
Core/Output
3.3V/3.3V
3.3V/2.5V
2.5V/2.5V
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) packaging
For functional replacement part for 83940DKILF use 87016i
Block Diagram
CLK_SEL
Pulldown
PCLK
Pulldown
nPCLK
Pullup/Pulldown
Q0:Q17
LVCMOS_CLK
Pulldown
1
Pin Assignments
GND
V
DDO
V
DDO
GND
Q0
Q1
Q2
Q3
Q4
Q5
Q4
Q3
Q0
Q2
Q5
Q1
32 31 30 29 28 27 26 25
GND
GND
LVCMOS_CLK
CLK_SEL
PCLK
nPCLK
V
DD
V
DDO
1
2
3
4
5
6
7
8
9
Q17
24
23
22
Q6
Q7
Q8
V
DD
GND
GND
LVCMOS_CLK
CLK_SEL
PCLK
nPCLK
V
DD
V
DDO
1
2
3
4
5
6
7
8
32 31 30 29 28 27 26 25
24
23
22
Q6
Q7
Q8
V
DD
Q9
Q10
Q11
GND
ICS83940DI
21
20 Q9
19 Q10
18
17
Q11
GND
ICS83940DI
21
20
19
18
17
10 11 12 13 14 15 16
GND
V
DDO
Q13
Q16
Q15
Q14
Q12
9 10 11 12 13 14 15 16
GND
V
DDO
Q17
Q16
Q15
Q14
Q13
Q12
32 Lead VFQFN
5mm x 5mm x 0.925mm package body
K Package
Top View
32-Lead LQFP
7mm x 7mm x 1.4mm package body
Y Package
Top View
ICS83940DYI REVISION C
May 19, 2016
1
©2016 Integrated Device Technology, Inc.
非對稱半橋仿真
用proteus進行仿真 半橋IC為IR2109 操作頻率30K 想利用LC諧振震盪產生一個高壓 但目前發現VDS波形怪怪的 並不是一個半方波 看過其他PAPER應該是要半方坡才對 不知道有沒有人知道原因1556 ......
bowk 电源技术
找一个几十篇UCOSII下载的地方
http://www.armjishu.com/bbs/viewtopic.php?id=1980 因为太大了,大家自己去下载吧...
doooob stm32/stm8
关于CDMA DTU的开发
各位前辈: 小女子现在手上有一个任务:使用lpc2136 ARM7芯片加扩展卡DTL800,在uC/OS-II操作系统上设计一款CDMA DTU, 实现AT指令操作,比如短信,语音,拨号上网等方式,用的是2.5G的 ......
张皓翔 嵌入式系统
寻找mp3播放芯片
应用很简单,把Flash中固定的音频播放出去。不一定mp3,能播放其它音频格式的也行。 要求不简单, 要求1:支持二次开发,而不是定制开发。 要求2:价格3.5元RMB以下,当然是越低越好啦。 ......
成风 单片机
STM8批量编程碰到解保护的问题
STM8S103F2,已经贴好在板子上了,因为程式更新比较频繁, 所以采用的是在线方式烧写,由于在之前烧录时有按RD要求写入了option byte. 当我们再次烧录时提示Device is protected. ......
munitis stm32/stm8
STM32解除写保护后必须复位才能再写FLASH?
手册里是这样说的,擦除选项字节后必须产生系统复位才能重新装载WRP,这样的话bootloader不是要进两次才能写新的APP进去?我的系统是软开关上电的,如果一旦复位了人家都没按电源按键了这 ......
zhoujilu02 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 782  1030  485  1697  2099  36  59  17  26  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved