OT PLD, 28ns, CMOS, PDIP40, PLASTIC, DIP-40
| 参数名称 | 属性值 |
| 厂商名称 | Altera (Intel) |
| 零件包装代码 | DIP |
| 包装说明 | DIP, |
| 针数 | 40 |
| Reach Compliance Code | unknown |
| 其他特性 | MACROCELLS INTERCONNECTED BY GLOBAL BUS; 24 MACROCELLS; 2 EXTERNAL CLOCKS |
| 最大时钟频率 | 40 MHz |
| JESD-30 代码 | R-PDIP-T40 |
| 长度 | 52.425 mm |
| 专用输入次数 | 12 |
| I/O 线路数量 | 24 |
| 端子数量 | 40 |
| 最高工作温度 | 85 °C |
| 最低工作温度 | -40 °C |
| 组织 | 12 DEDICATED INPUTS, 24 I/O |
| 输出函数 | MACROCELL |
| 封装主体材料 | PLASTIC/EPOXY |
| 封装代码 | DIP |
| 封装形状 | RECTANGULAR |
| 封装形式 | IN-LINE |
| 可编程逻辑类型 | OT PLD |
| 传播延迟 | 28 ns |
| 认证状态 | Not Qualified |
| 座面最大高度 | 4.83 mm |
| 最大供电电压 | 5.5 V |
| 最小供电电压 | 4.5 V |
| 标称供电电压 | 5 V |
| 表面贴装 | NO |
| 技术 | CMOS |
| 温度等级 | INDUSTRIAL |
| 端子形式 | THROUGH-HOLE |
| 端子节距 | 2.54 mm |
| 端子位置 | DUAL |
| 宽度 | 15.24 mm |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved