电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1041B-20ZXC

产品描述256K x 16 Static RAM
文件大小249KB,共11页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY7C1041B-20ZXC概述

256K x 16 Static RAM

文档预览

下载PDF文档
CY7C1041B
256K x 16 Static RAM
Features
High speed
— t
AA
= 12 ns
Low active power
— 1540 mW (max.)
Low CMOS standby power (L version)
— 2.75 mW (max.)
2.0V Data Retention (400
µW
at 2.0V retention)
Automatic power-down when deselected
TTL-compatible inputs and outputs
Easy memory expansion with CE and OE features
(BLE) is LOW, then data from I/O pins (I/O
0
through I/O
7
), is
written into the location specified on the address pins (A
0
through A
17
). If Byte High Enable (BHE) is LOW, then data
from I/O pins (I/O
8
through I/O
15
) is written into the location
specified on the address pins (A
0
through A
17
).
Reading from the device is accomplished by taking Chip
Enable (CE) and Output Enable (OE) LOW while forcing the
Write Enable (WE) HIGH. If Byte Low Enable (BLE) is LOW,
then data from the memory location specified by the address
pins will appear on I/O
0
to I/O
7
. If Byte High Enable (BHE) is
LOW, then data from memory will appear on I/O
8
to I/O
15
. See
the truth table at the back of this data sheet for a complete
description of read and write modes.
The input/output pins (I/O
0
through I/O
15
) are placed in a
high-impedance state when the device is deselected (CE
HIGH), the outputs are disabled (OE HIGH), the BHE and BLE
are disabled (BHE, BLE HIGH), or during a write operation (CE
LOW, and WE LOW).
The CY7C1041B is available in a standard 44-pin
400-mil-wide body width SOJ and 44-pin TSOP II package
with center power and ground (revolutionary) pinout.
Functional Description
The CY7C1041B is a high-performance CMOS static RAM
organized as 262,144 words by 16 bits.
Writing to the device is accomplished by taking Chip Enable
(CE) and Write Enable (WE) inputs LOW. If Byte Low Enable
Logic Block Diagram
INPUT BUFFER
Pin Configuration
SOJ
TSOP II
Top View
A
0
A
1
A
2
A
3
A
4
CE
I/O
0
I/O
1
I/O
2
I/O
3
V
CC
V
SS
I/O
4
I/O
5
I/O
6
I/O
7
WE
A
5
A
6
A
7
A
8
A
9
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
A
0
A
1
A
2
A
3
A
4
A
5
A
6
A
7
A
8
256K x 16
ARRAY
1024 x 4096
I/O
0
–I/O
7
I/O
8
–I/O
15
COLUMN
DECODER
BHE
WE
CE
OE
BLE
A
17
A
16
A
15
OE
BHE
BLE
I/O
15
I/O
14
I/O
13
I/O
12
V
SS
V
CC
I/O
11
I/O
10
I/O
9
I/O
8
NC
A
14
A
13
A
12
A
11
A
10
ROW DECODER
A
9
A
10
A
11
A
12
A
13
A
14
A
15
A
16
A
17
SENSE AMPS
Cypress Semiconductor Corporation
Document #: 38-05142 Rev. *A
3901 North First Street
San Jose
,
CA 95134
408-943-2600
Revised March 24, 2005
有没有朋友能详细解说一下漏电开关的问题
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 有没有朋友能详细解说一下漏电开关的问题 我知道是测试火零之间的电流差,来控制断路。 我现在的问题是,火零 ......
easy.释 模拟电子
wince renderfile rmvb问题
小弟在WINCE上用directshow做一个视频播放器。 在播放RMVB文件时非常奇怪,每个文件播放大约 四秒后在换下一曲就没有问题,如果很快的更换 下一曲时程序就会崩溃掉。 ......
ryg7 嵌入式系统
资深嵌入式主板开发
概述 MB8695X 是基于 KS8695X 处理器的通讯主板。 KS8695X 是高集成化的网络通讯处理器,它内核为 166M Hz 主频的 ARM922T ,具有 3 个带有 MAC 单元和收发器的网络接口,性价比极高,非常适合 ......
grapesmile 嵌入式系统
cadence问题求助------5!
这个问题非常基础但是有几个地方不是很明白: 在画原理图时,大部分需要自己画芯片,一些主要的芯片,库里面总是没有 在画芯片时,关于芯片引脚习惯上都是定义成什么? 我看芯片引脚有: ......
chenzep 嵌入式系统
有关lm3s8962通用定时器PWM、16位输入捕获遇到的问题、不知怎么破,求高手指点一二。
lm3s8962通用定时器,同时设置TIMER0为16位PWM和16位输入捕获模式,TIMER_A为16位PWM,TIMER_B为16位输入捕获模式,同时工作时PWM模式不起作用、16位输入捕获模式可以用,单独使用都可以,为什么 ......
guxiangguo 微控制器 MCU
贴片封装及其别称!
1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用 以 代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。 ......
qinyonglyz PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1153  2352  2534  322  308  3  22  54  12  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved