电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ICS93716AGLFT

产品描述PLL Based Clock Driver, 93716 Series, 6 True Output(s), 0 Inverted Output(s), PDSO28, 6.10 MM, 0.65 MM PITCH, MO-153, LEAD FREE, TSSOP-28
产品类别逻辑    逻辑   
文件大小112KB,共13页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

ICS93716AGLFT在线购买

供应商 器件名称 价格 最低购买 库存  
ICS93716AGLFT - - 点击查看 点击购买

ICS93716AGLFT概述

PLL Based Clock Driver, 93716 Series, 6 True Output(s), 0 Inverted Output(s), PDSO28, 6.10 MM, 0.65 MM PITCH, MO-153, LEAD FREE, TSSOP-28

ICS93716AGLFT规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明6.10 MM, 0.65 MM PITCH, MO-153, LEAD FREE, TSSOP-28
针数28
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
系列93716
输入调节DIFFERENTIAL
JESD-30 代码R-PDSO-G28
JESD-609代码e3
长度9.7 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.012 A
湿度敏感等级3
功能数量1
反相输出次数
端子数量28
实输出次数6
最高工作温度85 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP28,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源2.5 V
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.1 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
温度等级COMMERCIAL EXTENDED
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度6.1 mm
最小 fmax170 MHz
Base Number Matches1

文档预览

下载PDF文档
Integrated
Circuit
Systems, Inc.
ICS93716
Low Cost DDR Phase Lock Loop Clock Driver
Recommended Application:
DDR Clock Driver
Product Description/Features:
• Low skew, low jitter PLL clock driver
• I
2
C for functional and output control
• Feedback pins for input to output synchronization
• Spread Spectrum tolerant inputs
Bypass mode on B revision only
Switching Characteristics:
• PEAK - PEAK jitter (66MHz): <75ps
• CYCLE - CYCLE jitter (>100MHz):<65ps
• OUTPUT - OUTPUT skew: <100ps
• Output Rise and Fall Time: 550ps - 950ps
Pin Configuration
CLKC0
CLKT0
VDD
CLKT1
CLKC1
GND
SCLK
CLK_INT
CLK_INC
VDDA
GND
VDD
CLKT2
CLKC2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
CLKC5
CLKT5
CLKC4
CLKT4
VDD
SDATA
FBINC
FBINT
FB_OUTT
FB_OUTC
CLKT3
CLKC3
GND
28-Pin SSOP and TSSOP
Functionality
INPUTS
AVDD CLK_INT
2.5V
(nom)
2.5V
(nom)
2.5V
(nom)
L
H
<20MHz
L
H
H
L
CLK_INC CLKT CLKC
H
L
L
H
Z
L
H
H
L
Z
H
L
OUTPUTS
FB_OUTT FB_OUTC
L
H
Z
L
H
H
L
Z
H
L
PLL State
on
on
off
Bypassed/off
Bypassed/off
Block Diagram
GND
GND
FB_OUTT
FB_OUTC
SCLK
SDATA
Control
Logic
CLKT0
CLKC0
CLKT1
CLKC1
CLKT2
CLKC2
FB_INT
FB_INC
CLK_INC
CLK_INT
CLKT3
CLKC3
PLL
CLKT4
CLKC4
CLKT5
CLKC5
0420H—09/10/08
ICS93716

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 545  2923  1042  763  2514  11  59  21  16  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved