电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

71V432S7PFG8

产品描述Cache SRAM, 32KX32, 7ns, CMOS, PQFP100, 14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100
产品类别存储    存储   
文件大小627KB,共18页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

71V432S7PFG8概述

Cache SRAM, 32KX32, 7ns, CMOS, PQFP100, 14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100

71V432S7PFG8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100
针数100
Reach Compliance Codeunknown
ECCN代码3A991
最长访问时间7 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)66 MHz
I/O 类型COMMON
JESD-30 代码R-PQFP-G100
JESD-609代码e3
长度20 mm
内存密度1048576 bit
内存集成电路类型CACHE SRAM
内存宽度32
湿度敏感等级3
功能数量1
端子数量100
字数32768 words
字数代码32000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP100,.63X.87
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.015 A
最小待机电流3.14 V
最大压摆率0.16 mA
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm
Base Number Matches1
停止www.raw-os.com开源事业网站更新,是什么意思,不再开发了?
关于网站停止更新公告2012-04-25 ~ 2013-04-25  由于种种原因,原谅德智不能继续再为[url]www.raw-os.com[/url]开源事业网站继续贡献,并停止[url]www.raw-os.com[/url]开源事业网站更新,给各位RTOS爱好者带来不遍表示深深的歉意!江德智   2013-04-25 打开“[url]http://www.raw-os.com/Index....
HOHO 嵌入式系统
使用 MicroPython 开发板读取自定义中文字库并显示
[i=s] 本帖最后由 Walkline 于 2021-9-5 00:10 编辑 [/i]MicroPython New FontLib### 项目介绍使用`MicroPython 开发板`读取自定义字库并显示### 获取完整项目因为项目中使用了子模块 [FontMaker Client](https://gitee.com/walkline/fontmaker-client.git) 的`bin...
Walkline MicroPython开源版块
OLED显示屏的所有图像整体翻转90°。在线求救!!
在VXWORKS下的一台设备,原先手持终端是LED屏的,所有图像都是是横屏显示。但是自从换了OLED屏后就变为竖屏显示了。该怎么样调节过来??请教各位高手。图像是使用windml编的。...
zhangjuny30 嵌入式系统
测试 LWIP UDP(STM32H750/STM32H743)接收接收5913及以上,5秒左右就进入HardFault_...
请问测试 LWIP UDP(STM32H750/STM32H743)接收接收5913及以上,5秒左右就进入HardFault_Handler死机状态,有谁碰到过类似问题吗?...
cjq_enjoy ARM技术
DSP硬件实现的优化(三)—高速大规模FIR或者乘加算法硬件实
在FPGA设计中,乘法器大部分使用的是内嵌的DSP硬核,如果系统需要跑很高的时钟频率的话,此时会视综合和布线结果而定来决定pipeline寄存器插在何处。由于FPGA的DSP乘法器具有内部插寄存器的功能,那么可以在乘法器内部插入pipeline,也可以在乘法器输出插入pipeline,当然也可以在最后一级全加器的输入前加pipeline,具体的插入点需要根据关键路径而定。上图的只是一个简单的举例,...
fish001 DSP 与 ARM 处理器
AD16库的问题
自建的AD16PCB元件库,以前正常使用,昨天发现不能保存修改了,报错如图。求解决办法。先谢谢啦!...
xutongyu PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 422  452  736  1151  1196 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved