电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC1407M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1407MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC1407M00DG概述

CMOS/TTL Output Clock Oscillator, 1407MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC1407M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1407 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手的天堂
http://dianzigood.lingd.net 欢迎大家进入,希望得到您宝贵的意见!...
guoqingling988 嵌入式系统
安防产品功能大跃升时代安防的四大主轴
高画质产品独领风骚 2008年绝对是各项安防产品功能大跃升的新时代!随着安防系统性能不断提升,以及满足使用者对于高画质的需求,有关高解析的各项技术不断推陈出新。在今年展会上从前端 ......
xyh_521 工业自动化与控制
AC/DC输出接地问题
各位前辈,学生选用了一款AD/DC模块输出12V,但是用示波器测量输出后发现噪声很大,是50mV纹波加500mV毛刺,进一步只测试DC输出地,地本身就有那500MV的毛刺。把DC输出地通过Y电容与大地相连,5 ......
zhaoyanhao 电源技术
招聘电子工程师
本公司招聘电子工程师。要求有3-5年以上单片机开发软硬件工作经验;会熟练使用汇编及C语言;熟悉大 功率逆变器(300W以上的)及50安培控制器等。有良好沟通能力,工作态度认真,有合作精神。工 ......
janjan 求职招聘
请问用DSP做开关电源的数字控制从哪入手?
导师让做dsp控制的开关电源,可是对dsp一点知识都没有,经过别人推荐买了一套《手把手教你学dsp》的书和开发板,可是跟着视频学了一阵后还是不知道在干什么~~~请假大神们改怎么办?...
polaris0621 DSP 与 ARM 处理器
(转)Python 大整数的工作原理
这篇博客介绍了pthon中大整数的原理 https://tenthousandmeters.com/blog/python-behind-the-scenes-8-how-python-integers-work/ ...
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2011  1103  1893  1586  1838  10  27  32  18  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved