电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA605M000DG

产品描述LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SA605M000DG概述

LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA605M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率605 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【颁奖礼】下载NI教程 精美礼品送不停
还行。。。。。。。。。。。。。。。:):):):):)...
soniasang 综合技术交流
2006网络年鉴十大关键词
在网上,每个单一搜索指令的发出,都是个体行为。然而,一旦将这些浩若烟海的搜索指令统计出一个榜单,它表达的就是一种定量的集体潜意识。我们可以看到一个国家甚至全世界网民当年度的关注指向 ......
maker 聊聊、笑笑、闹闹
初学edk,有点问题请教。
初学edk,做了edk官方的六个实验,绝的这个东东很有意思,能简化fpga的设计并且易于修改。 尤其是最近组里想要做一个pci板,如果能够调用edk中的pci接口,那岂不是简化许多? 但是有个问题一 ......
qd0090 FPGA/CPLD
TI C2000 LaunchPad默认的时钟频率怎么看?已解决,哈哈
#define DSP28_PLLCR 12 // Uncomment for 60 MHz devices 如何查看TI C2000 LaunchPad默认的时钟频率啊?是60MHz吗? 本帖最后由 qinkaiabc 于 2013-4-11 07:43 编辑 ]...
qinkaiabc 微控制器 MCU
EP2C5T144 最小系统PCB
本人设计的EP2C5T144 最小系统PCB,双面板,6cmx6cm,80个左右外接引脚,十个发光二极管。AS和JTAG成功加载。可以用于个人学习或者电子设计大赛。10元一块,十块以上出货,需要者可以和本人联系 ......
supermouse88 FPGA/CPLD
原理图开发流程
各位同仁大家好: 首先感谢电子工程世界给我这么好的一个学习和交流的平台,衷心表示感谢! 我也是学电子出身的,毕业后做过两年PCBLAYOUT工程师,对PCB方面了解比较多一些,对 ......
lingyikongxu 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2778  332  1476  2622  1876  56  7  30  53  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved