电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

JM38510/30605BDA

产品描述8-Bit Parallel-Out Serial Shift Registers 14-CFP -55 to 125
产品类别逻辑    逻辑   
文件大小1MB,共22页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数

JM38510/30605BDA概述

8-Bit Parallel-Out Serial Shift Registers 14-CFP -55 to 125

JM38510/30605BDA规格参数

参数名称属性值
Brand NameTexas Instruments
厂商名称Texas Instruments(德州仪器)
零件包装代码DFP
包装说明DFP-14
针数14
Reach Compliance Codenot_compliant
ECCN代码EAR99
Factory Lead Time1 week
Is SamacsysN
其他特性GATED SERIAL INPUTS (A AND B)
计数方向RIGHT
系列LS
JESD-30 代码R-GDFP-F14
长度9.21 mm
负载电容(CL)15 pF
逻辑集成电路类型SERIAL IN PARALLEL OUT
最大频率@ Nom-Sup25000000 Hz
最大I(ol)0.0078 A
位数8
功能数量1
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, GLASS-SEALED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
包装方法TUBE
峰值回流温度(摄氏度)NOT SPECIFIED
最大电源电流(ICC)27 mA
Prop。Delay @ Nom-Sup32 ns
传播延迟(tpd)32 ns
认证状态Not Qualified
施密特触发器No
筛选级别MIL-M-38510
座面最大高度2.03 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度5.97 mm
最小 fmax25 MHz
Base Number Matches1
博通Wi-Fi 6E技术让Galaxy S21 Ultra大放异彩
三星近期发布了三款新智能手机,其中一款是Galaxy S21 Ultra,这是首款基于Wi-Fi 6E的手机。博通为该设备提供BCM4389芯片。三星的新Galaxy系列产品包括Galaxy S21、Galaxy S21 Plus和高端Galaxy S21 Ultra。Ultra的零售价为1199美元。6E意味着该设备可以延长到6 GHz频段,美国联邦通信委员会(FCC)最近批准了6 GHz频段的...
okhxyyo RF/无线
KW41Z+(水个痛快2)玩了几个demo 汇报一下~
[align=center]demo 串口回环[/align]拿到板子也有一段时间了,该下载的软件一个不落,挨个玩过之后是时候水一波了~上面是下载的软件,先说说官方IDE吧,在eclipse的基础上发开的,集成了eclipse的优良传统,导入工程,查看各种很方便,代码阅读编辑也舒服。然后说说IAR IAR呢一直觉得不错,编译速度快,优化也比较不错,但是这次最新版破解还是废了好大一番功夫,下了好几个...
皈依 NXP MCU
选通显示的仿真问题
我仿真夏宇闻老师书上的例子代码如下:`timescale 1 ns/ 1 psmodule LAMP_vlg_tst();// constants// general purpose registersreg eachvec;// test vector input registerswire b;reg clk;wire d;reg rst_n;// wireswire a;wire c;// ...
chenbingjy EE_FPGA学习乐园
(急切求助)CE5.0环境下测试PDA碰到同步及网络连接问题汇总(在线等答案)。。。
大家好,向大家请教几个问题,刚接触CE5.0环境下编程,碰到几个环境配置方面的问题:环境是C#.Net2005(CE5.0);硬件是PDA及PDA跟电脑进行连接的数据线;安装的Active Async版本是4.5和4.0;安装的SDK是Mobile5.0 For Pocket PC;设备仿真程序是也是5.0版本;虚拟网卡装的VirtualPC2007;从上周末开始搞环境,搞了好几天,还没搞定很郁闷...
zhfxuyg 嵌入式系统
IP 核 累加器 信号的输入时间
新手求助想用一个IP 核 累加器 做加法,8位输入9位输出。模拟的时候输入信号的持续时间怎么定呢?太短了输不进,太长了重复输入。根据输出调整输入时间,可是换了另一组数又不成了。或者我要加寄存器吗?1 to min of Output Width and 32 (Fabric)1, 2 (DSP48)这是什么意思呀?[[i] 本帖最后由 dongxh 于 2012-10-11 21:10 编辑 [/...
dongxh FPGA/CPLD
GPIO配置中的pull up 和pull down的困惑
对GPIO配置中的Pull up和down一直很困惑,就是什么情况下应该配置成pull-up、pull-down及no pull?还有就是当进入sleep模式时,如何配置GPIO会减少耗电流?...
fanfanme 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 216  286  1214  1425  1600 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved