电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ICS180MI-01T

产品描述Clock Generator, 28MHz, CMOS, PDSO8, 0.150 INCH, SOIC-8
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小145KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览 文档解析

ICS180MI-01T概述

Clock Generator, 28MHz, CMOS, PDSO8, 0.150 INCH, SOIC-8

ICS180MI-01T规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明0.150 INCH, SOIC-8
针数8
Reach Compliance Codenot_compliant
ECCN代码EAR99
Is SamacsysN
其他特性ALSO OPERATES AT 5V SUPPLY
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9 mm
湿度敏感等级1
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率28 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
电源3.3/5 V
主时钟/晶体标称频率28 MHz
认证状态Not Qualified
座面最大高度1.75 mm
最大压摆率50 mA
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

这份文档中提到的PCB布局建议主要包括以下几点:

  1. 去耦电容的布局:0.01µF的去耦电容应该尽可能靠近VDD引脚(引脚6)和GND引脚(引脚3)放置,并且应该安装在PCB的组件面。避免在去耦电路中使用过孔(vias)。

  2. 去耦电容与VDD引脚的连接:去耦电容与VDD引脚之间的PCB走线应尽可能短,同时,去耦电容到地的PCB走线也应保持最短。

  3. 串行终止电阻的布局:如果PCB上时钟输出与负载之间的走线超过1英寸,应使用串行终止。对于50Ω的走线阻抗,应在时钟输出引脚附近放置一个33Ω的电阻,以实现串行终止。

  4. 组件布局:为了最小化电磁干扰(EMI),所有组件应尽可能布置在PCB的同一侧,减少通过其他信号层的过孔。其他信号走线应远离ICS180-01芯片,包括在器件下方或与器件使用的地平面层相邻的层上的信号走线。

  5. 串行终止电阻的放置:如果需要,33Ω的串行终止电阻应尽可能靠近时钟输出引脚。

  6. 走线布局:为了优化设备性能和降低输出相位噪声,应遵循上述布局指南。

这些建议提供了具体的布局规则,以确保ICS180-01芯片的性能达到最佳,并减少电磁干扰。

文档预览

下载PDF文档
DATASHEET
LOW EMI CLOCK GENERATOR
Description
The ICS180-01 generates a low EMI output clock from
a clock or crystal input. The device uses IDT’s
proprietary mix of analog and digital Phase Locked
Loop (PLL) technology to spread the frequency
spectrum of the output, thereby reducing the frequency
amplitude peaks by several dB.
The ICS180-01 offers down spread selection of -1.25%
and -3.75%. Refer to the MK1714-01/02 for the widest
selection of input frequencies and multipliers.
IDT offers a complete line of EMI reducing clock
generators. Consult us when you need to remove
crystals and oscillators from your board.
ICS180-01
Features
Pin and function compatible to Cypress W180-01
Packaged in 8-pin SOIC
Provides a spread spectrum output clock
Accepts a clock input and provides same frequency
dithered output
Input frequency of 8 to 28 MHz
Peak reduction by 7dB - 14dB typical on 3rd - 19th
odd harmonics
Spread percentage selection for -1.25% and -3.75%
Operating voltage of 3.3 V and 5 V
Advanced, low-power CMOS process
Available in Pb (lead) free package
Industrial temperature range available
NOTE: EOL for non-green parts to occur on
5/13/10 per PDN U-09-01
Block Diagram
VDD
FS2:1
SS%
PLL Clock
Synthesis
and Spread
Spectrum
Circuitry
CLK
X1/CLKIN
X2
Clock Buffer/
Crystal
Oscillator
GND
IDT™ / ICS™
LOW EMI CLOCK GENERATOR
1
ICS180-01
REV C 081009

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2177  459  1847  2232  309  44  10  38  45  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved