电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVT273PW,112

产品描述flip flops 3.3V octal D
产品类别逻辑    逻辑   
文件大小100KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74LVT273PW,112概述

flip flops 3.3V octal D

74LVT273PW,112规格参数

参数名称属性值
Brand NameNXP Semiconduc
是否Rohs认证符合
零件包装代码TSSOP2
包装说明TSSOP, TSSOP20,.25
针数20
制造商包装代码SOT360-1
Reach Compliance Codecompli
系列LVT
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Su150000000 Hz
最大I(ol)0.064 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
最大电源电流(ICC)12 mA
Prop。Delay @ Nom-Su5.5 ns
传播延迟(tpd)5.9 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度4.4 mm
最小 fmax150 MHz
Base Number Matches1

文档预览

下载PDF文档
74LVT273
3.3 V octal D-type flip-flop
Rev. 03 — 10 September 2008
Product data sheet
1. General description
The 74LVT273 is a high-performance BiCMOS product designed for V
CC
operation at
3.3 V.
This device has eight edge-triggered D-type flip-flops with individual D inputs and Q
outputs. The common buffered Clock (CP) and Master Reset (MR) inputs load and reset
(clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D input, one setup time before the
LOW-to-HIGH clock transition, is transferred to the corresponding flip-flop’s Q output.
All outputs will be forced LOW independent of the clock or data inputs by a LOW voltage
level on the MR input. The device is useful for applications where only the true output is
required and the CP and MR are common elements.
2. Features
I
I
I
I
I
I
I
I
Eight edge-triggered D-type flip-flops
Buffered common clock and asynchronous master reset
Input and output interface capability to systems at 5 V supply
TTL input and output switching levels
Input and output interface capability to systems at 5 V supply
Output capability: +64 mA/−32 mA
Latch-up protection
N
JESD78 Class II exceeds 500 mA
ESD protection:
N
HBM JESD22-A114E exceeds 2000 V
N
MM JESD22-A115-A exceeds 200 V
Bus-hold data inputs eliminate the need for external pull-up resistors for unused inputs
Live insertion/extraction permitted
Power-up reset
No bus current loading when output is tied to 5 V bus
I
I
I
I

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2399  1029  573  2679  2894  22  14  32  59  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved