电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V416S12BE8

产品描述sram 256kx16 asynchronous 3.3V cmos sram
产品类别半导体    其他集成电路(IC)   
文件大小104KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71V416S12BE8在线购买

供应商 器件名称 价格 最低购买 库存  
71V416S12BE8 - - 点击查看 点击购买

71V416S12BE8概述

sram 256kx16 asynchronous 3.3V cmos sram

71V416S12BE8规格参数

参数名称属性值
ManufactureIDT (Integrated Device Technology)
产品种类
Product Category
SRAM
RoHSN
封装 / 箱体
Package / Case
CABGA-48
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
2000

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
Description
IDT71V416S
IDT71V416L
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using high-perfomance, high-reliability CMOS
technology. This state-of-the-art technology, combined with innovative
circuit design techniques, provides a cost-effective solution for high-speed
memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
FEBRUARY 2013
1
©2013 Integrated Device Technology, Inc.
DSC-3624/10
电子标签的工作原理
RFID技术的基本工作原理并不复杂:标签进入磁场后,接收解读器发出的射频信号,凭借感应电流所获得的能量发送出存储在芯片中的产品信息(PassiveTag,无源标签或被动标签),或者主动发送某 ......
Jacktang 无线连接
Windows CENET环境下的流接口驱动程序开发.pdf
Windows CENET环境下的流接口驱动程序开发.pdf46346...
yuandayuan6999 单片机
基于FPGA的多路回声消除算法的实现
基于FPGA的多路回声消除算法的实现 中文期刊文章 作  者:尹邦政 朱静 毛茅 作者机构:广州广哈通信股份有限公司,广东广州510663;广州大学实验中心,广东广州510006 出 版 物:《科技 ......
大辉哥0614 FPGA/CPLD
matlab第五课-符号变量的微分
这个有点复杂,慢慢来看! 本帖最后由 gaoxiao 于 2009-6-13 21:44 编辑 ]...
gaoxiao 微控制器 MCU
电子技术基础--路正莲
电子技术基础--路正莲...
wangwei20060608 单片机
通用模式EPI速率问题求助!
正在用EPI模块,模块能正常工作,但是速率好像比预计的慢a!有没有人测过EPI的实际速率是多少?? 下面是测试代码: voidReadControlHandler(void){ unsigned short count = 544; //length ......
confuciounxk 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2332  2703  1406  742  559  13  8  58  18  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved