电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CD4027BFMSR

产品描述4000/14000/40000 SERIES, DUAL POSITIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16
产品类别逻辑    逻辑   
文件大小74KB,共8页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
下载文档 详细参数 全文预览

CD4027BFMSR概述

4000/14000/40000 SERIES, DUAL POSITIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16

CD4027BFMSR规格参数

参数名称属性值
是否Rohs认证不符合
Objectid1529801439
零件包装代码DIP
包装说明DIP, DIP16,.3
针数16
Reach Compliance Codenot_compliant
系列4000/14000/40000
JESD-30 代码R-GDIP-T16
JESD-609代码e0
长度31 mm
负载电容(CL)50 pF
逻辑集成电路类型J-K FLIP-FLOP
最大频率@ Nom-Sup3500000 Hz
最大I(ol)0.00036 A
位数2
功能数量2
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP16,.3
封装形状RECTANGULAR
封装形式IN-LINE
电源5/15 V
Prop。Delay @ Nom-Sup405 ns
传播延迟(tpd)405 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度0.635 mm
最大供电电压 (Vsup)18 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量100k Rad(Si) V
触发器类型POSITIVE EDGE
宽度7.62 mm
最小 fmax3.5 MHz

文档预览

下载PDF文档
CD4027BMS
December 1992
CMOS Dual J-K
Master-Slave Flip-Flop
Pinout
CD4027BMS
TOP VIEW
Features
• High Voltage Type (20V Rating)
• Set - Reset Capability
• Static Flip-Flop Operation - Retains State Indefinitely
with Clock Level Either “High” or “Low”
• Medium Speed Operation - 16MHz (typ.) Clock Toggle
Rate at 10V
• Standardized Symmetrical Output Characteristics
• 100% Tested For Quiescent Current at 20V
• Maximum Input Current of 1µA at 18V Over Full
Package-Temperature Range;
- 100nA at 18V and +25
o
C
• Noise Margin (Over Full Package Temperature Range):
- 1V at VDD = 5V
- 2V at VDD = 10V
- 2.5V at VDD = 15V
• 5V, 10V and 15V Parametric Ratings
• Meets All Requirements of JEDEC Tentative Standard
No. 13B, “Standard Specifications for Description of
‘B’ Series CMOS Devices”
Q2 1
Q2 2
CLOCK 2 3
RESET 2 4
K2 5
J2 6
SET 2 7
VSS 8
16 VDD
15 Q1
14 Q1
13 CLOCK 1
12 RESET 1
11 K1
10 J1
9 SET 1
Functional Diagram
SET 1
VDD
16
9
J1 10
K1 11
CLOCK1 13
F/F1
15 Q1
14 Q1
Applications
• Registers, Counters, Control Circuits
RESET1 12
SET2
J2
K2
7
6
5
3
F/F2
2 Q2
1 Q2
Description
CD4027BMS is a single monolithic chip integrated circuit con-
taining two identical complementary-symmetry J-K master-
slave flip-flops. Each flip-flop has provisions for individual J, K,
Set Reset, and Clock input signals. Buffered Q and Q signals
are provided as outputs. This input-output arrangement pro-
vides for compatible operation with the Intersil CD4013B dual D
type flip-flop.
The CD4027BMS is useful in performing control, register, and
toggle functions. Logic levels present at the J and K inputs
along with internal self-steering control the state of each flip-
flop; changes in the flip-flop state are synchronous with the pos-
itive-going transition of the clock pulse. Set and reset functions
are independent of the clock and are initiated when a high level
signal is present at either the Set or Reset input.
The CD4027BMS is supplied in these 16-lead outline pack-
ages:
Braze Seal DIP
H4T
Frit Seal DIP
H1E
Ceramic Flatpack H6W
CLOCK2
RESET 2
4
8
VSS
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
1-888-INTERSIL or 321-724-7143 | Copyright © Intersil Corporation 1999
File Number
3302
7-780
EMC防护器件TVS介绍
电压及电流的瞬态干扰是造成电子电路及设备损坏的主要原因,常给人们带来无法估量的损失。这些干扰通常来自于电力设备的起停操作、交流电网的不稳定、雷电干扰及静电放电等,瞬态干扰几乎 ......
qwqwqw2088 模拟与混合信号
多路函数发生器
谁能帮我设计一个多路函数发生器啊?要求有七路信号输出,而且要有信号放大,电压电流转换,有显示功能和延时控制。谢谢了。方便的的话发我邮箱js-flyaway@163.com...
pigpet FPGA/CPLD
Vivado环境下,SDK程序烧写问题
我用Vivado建立Microblaze硬件平台,然后用SDK编写按键控制LED功能,经过调试运行,可以实现了。但是烧进Flash中,重新上电后总是没反应,哪位指点一下,到底是什么原因?? Programm FPGA也进 ......
pinggougou FPGA/CPLD
12月31号了,一句话概括一下2010
我先说 2010给我最多的是坚强,坚强面对一切挑战。...
sjl2001 聊聊、笑笑、闹闹
Qorvo公布季报,收入环比增长34.6%
Qorvo日前公布了截至2020年10月3日的2021财年第二季度财报,公司收入为10.6亿美元,环比增长34.6%,同比增长31.4%。首席财务官Mark Murphy表示:“正如我们更新的指导方针,客户需求持续增 ......
兰博 无线连接
多层印制板在开关电源电路中的应用
最近几年,随着多层线路板在开关电源电路中应用,使得印制线路变压器成为可能,由于多层板,层间距较小,也可以充分利用变压器窗口截面,可在主线路板上再 加一到两片由多层板组成的印制线圈达 ......
sairvee 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2885  480  2760  781  1714  59  10  56  16  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved