电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V3589S166BCG

产品描述Sram 64k X 36 3.3V sync DP ram
产品类别半导体    其他集成电路(IC)   
文件大小243KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 详细参数 全文预览

70V3589S166BCG在线购买

供应商 器件名称 价格 最低购买 库存  
70V3589S166BCG - - 点击查看 点击购买

70V3589S166BCG概述

Sram 64k X 36 3.3V sync DP ram

70V3589S166BCG规格参数

参数名称属性值
ManufactureIDT (Integrated Device Technology)
产品种类
Product Category
SRAM
RoHSYes
封装 / 箱体
Package / Case
CABGA-256
系列
Packaging
Bulk
工厂包装数量
Factory Pack Quantity
6

文档预览

下载PDF文档
HIGH-SPEED 3.3V
128/64K x 36
SYNCHRONOUS
IDT70V3599/89S
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
– Industrial: 4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 6ns cycle time, 166MHz operation (12Gbps bandwidth)
– Fast 3.6ns clock to data out
– 1.7ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 166MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output mode
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 133MHz.
Available in a 208-pin Plastic Quad Flatpack (PQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
Green parts available, see ordering information
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
BE
3R
BE
2R
BE
1R
BE
0R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
0c 1c
c
0d 1d
d
1d 0d
d
1c 0c
c
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
R/W
R
CE
0L
CE
1L
1
0
1/0
B
W
0
L
B
W
1
L
B B B
WWW
2 3 3
L L R
B
W
2
R
B B
WW
1 0
R R
1
0
1 /0
CE
0R
CE
1R
OE
L
OE
R
Dout0-8_L
Dout9-17_L
Dout18-26_L
Dout27-35_L
Dout0-8_R
Dout9-17_R
Dout18-26_R
Dout27-35_R
1d 0d
1c 0c 1b 0b 1a 0a
a b cd
0a 1a 0b 1b
0c 1c 0d 1d
0/1
FT/PIPE
L
0/1
FT/PIPE
R
d cba
128K x 36
MEMORY
ARRAY
I/O
0L
- I/O
35 L
Din_L
Din_R
I/O
0R
- I/O
35R
CLK
L
A
16L (1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
CLK
R
,
A
16R
(1)
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
5617 tbl 01
TDI
NOTE:
1. A
16
is a NC for IDT70V3589.
JTAG
TDO
TCK
TMS
TRST
JULY 2010
1
DSC 5617/9
©2010 Integrated Device Technology, Inc.
急求,这个闭环的稳定性怎么提高
急求,这个闭环的稳定性怎么提高 ...
15596176595 模拟电子
重开一贴,SQLite问题
最近听说使用SQLite数据库比较方便,想试试这种方法,大家有没有什么好的建议,指导一下。。。或者讨论下!非常感谢...
flay 嵌入式系统
vs2005上如何开发wince 5.0 应用程序(用的是Windows CE 5.0: Standard Software Development Kit (
如题目: 我想把开发环境搭建好,已经安装的环境如下: 1.vs2005+sp1 2.Windows CE 5.0: Standard Software Development Kit (SDK)已经安装好了。 现在的问题是创建一个《智能设备应用程序 ......
winnie_nie 嵌入式系统
USB过滤驱动中,怎样实现禁用U盘???????????????、
怎样实现在u盘插上后,用户无法打开,用户身份在经过验证后,才能打开。 现在用户验证已经没问题,就是不知道怎样先禁止u盘,然后再放行。...
jinian601 嵌入式系统
请教USB,CAN等专用SRAM问题
STM32F107的手册上说CAN具有512个字节的专用RAM,USB具有1.25K的专用RAM。我想请问下这个专用RAM是各个外设自带的还是从芯片SRAM部分划出来的,我的理解应该是片上外设自带的吧,不知道对 ......
zhangjingrui stm32/stm8
500W光伏并网逆变器设计
来源:国外电子元器件 作者:杨海柱 金新民 刘洁 摘要:光伏并网发电系统是光伏系统发展的趋势。根据光伏并网发电系统的特点,设计了一套额定功率为500W的光伏并网逆变器,该并网逆变器能实现最 ......
fighting 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 13  2076  619  2912  2505  20  26  33  4  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved