电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

843256BGLFT

产品描述clock synthesizer / jitter cleaner 6 lvpecl out FEMTOclock
产品类别半导体    其他集成电路(IC)   
文件大小303KB,共16页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 详细参数 选型对比 全文预览

843256BGLFT在线购买

供应商 器件名称 价格 最低购买 库存  
843256BGLFT - - 点击查看 点击购买

843256BGLFT概述

clock synthesizer / jitter cleaner 6 lvpecl out FEMTOclock

843256BGLFT规格参数

参数名称属性值
ManufactureIDT (Integrated Device Technology)
产品种类
Product Category
Clock Synthesizer / Jitter Cleane
RoHSYes
封装 / 箱体
Package / Case
TSSOP-24
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
2500

文档预览

下载PDF文档
FEMTOCLOCKS™ CRYSTAL-TO-3.3V LVPECL FREQUENCY
SYNTHESIZER WITH/INTEGRATED FANOUT BUFFER
ICS843256
G
ENERAL
D
ESCRIPTION
The ICS843256 is a Crystal-to-3.3V LVPECL Clock
Synthesizer/Fanout Buffer designed for Fibre
HiPerClockS™
Channel and Gigabit Ethernet applications and is
a member of the HiperClockS™ family of High
Performance Clock Solutions from IDT. The output
frequency can be set using the frequency select pins and a
25MHz crystal for Ethernet frequencies, or a 19.44MHz crystal
for SONET. The low phase noise character istics of the
ICS843256 make it an ideal clock for these demanding
applications.
F
EATURES
• Six 3.3V differential LVPECL output pairs
• Output frequency range: 62.5MHz to 625MHz
Crystal input frequency range: 15.625MHz to 25.5MHz
RMS phase jitter at 156.25MHz, using a 25MHz crystal
(1.875MHz to 20MHz): 0.41ps (typical) @ 3.3V
Operating supply modes:
Core/Output
3.3V/3.3V
3.3V/2.5V
• 0°C to 70°C ambient operating temperature
Available in both standard (RoHS 5) and lead-free (RoHS 6)
packages
IC
S
S
ELECT
F
UNCTION
T
ABLE
Inputs
FB_SEL
0
0
0
0
1
1
1
1
N_SEL1
0
0
1
1
0
0
1
1
N_SEL0
0
1
0
1
0
1
0
1
M Divide
25
25
25
25
32
32
32
32
Function
N Divide
1
2
4
5
1
2
4
8
M/ N
25
12.5
6.25
5
32
16
8
4
B
LOCK
D
IAGRAM
PLL_BYPASS
Pullup
Q0
nQ0
Q1
P
IN
A
SSIGNMENT
V
CCO
V
CCO
nQ2
Q2
nQ1
Q1
nQ0
Q0
PLL_BYPASS
V
CCA
V
CC
FB_SEL
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
Q3
nQ3
Q4
nQ4
Q5
nQ5
N_SEL1
V
EE
V
EE
N_SEL0
XTAL_OUT
XTAL_IN
1
XTAL_IN
OSC
XTAL_OUT
PLL
0
N
Output
Divider
nQ1
Q2
nQ2
M
Feedback
Divider
FB_SEL
Pulldown
N_SEL1
N_SEL0
Pullup
Pullup
Q3
nQ3
Q4
nQ4
Q5
nQ5
24-Lead TSSOP, E-Pad
4.40mm x 7.8mm x 0.92mm
body package
G Package
Top View
IDT
/ ICS
3.3V LVPECL FREQUENCY SYNTHESIZER
1
ICS843256BG REV. A MAY 23, 2007

843256BGLFT相似产品对比

843256BGLFT 843256CK-24LF
描述 clock synthesizer / jitter cleaner 6 lvpecl out FEMTOclock IC synnthesize 6lvpecl 32-vfqfpn
封装 / 箱体
Package / Case
TSSOP-24 32-VFQFN Exposed Pad
系列
Packaging
Reel Tray
关于汇编子程序调用
前几天刚学了有关子程序的问题,可是却 不知道子程序改怎样调用。子程序要怎样与主模块联系,怎样调用起来,还要怎样定义。求高手指点,真心感谢!...
STM8S105C6 stm32/stm8
关于非总线复用的问题
在STM32的FSMC相关技术资料文档中,都提及到了非总线复用的问题,The IS61WV51216BLL memory is a nonmultiplexed, asynchronous, 16-bit memory.我现在选用的IS61WV20488BLL的SRAM,按照 ......
BITCH stm32/stm8
Platform Builder的问题
开发WinCE流接口驱动 源文件开头 #include #include 编译出现错误 找不到头文件 请问是怎么回事 ...
mekinglong 嵌入式系统
汽车收音机TDA7513射频电路应用指南
汽车收音机应用环境的特殊性对电路性能具有更高的要求,而射频电路的设计是实现高性能的关键。本文介绍了TDA753的射频电路设计方法,作者根据实际设计经验提出了提高射频电路EMC特性和噪声特性 ......
蜗居 汽车电子
Tietto招聘:Senior RF Engineer
叠拓(原迪易通)信息技术有限公司 (Tieto),成立于1968年,是一家北欧的从事软件解决方案的全外资集团公司,分别在赫尔辛基和斯德哥尔摩证券交易所挂牌。是综合实力北欧地区第一,欧洲前三的 ......
xiao_lili0 求职招聘
关于wince的ip
我用的evc里带的那个wince模拟器,我想得到wince模拟器的ip。用了下面的程序,只显示了name但不能显示ip怎么回事啊。 void CCxView::OnDraw(CDC* pDC) { CCxDoc* pDoc = GetDocument(); A ......
zglckf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2819  2788  2677  2821  1790  48  39  23  28  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved