电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IS62WV6416DBLL-45B2LI

产品描述sram 1mb, 64kx16, 45ns async sram
产品类别半导体    其他集成电路(IC)   
文件大小356KB,共15页
制造商All Sensors
标准  
下载文档 详细参数 选型对比 全文预览

IS62WV6416DBLL-45B2LI在线购买

供应商 器件名称 价格 最低购买 库存  
IS62WV6416DBLL-45B2LI - - 点击查看 点击购买

IS62WV6416DBLL-45B2LI概述

sram 1mb, 64kx16, 45ns async sram

IS62WV6416DBLL-45B2LI规格参数

参数名称属性值
ManufactureISSI
产品种类
Product Category
SRAM
RoHSYes
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
480

文档预览

下载PDF文档
IS62WV6416DALL/DBLL
IS65WV6416DALL/DBLL
64K x 16 LOW VOLTAGE,
ULTRA LOW POWER CMOS STATIC RAM
FEATURES
• High-speed access time: 35ns, 45ns, 55ns
• CMOS low power operation:
15 mW (typical) operating
1.5 µW (typical) CMOS standby
• TTL compatible interface levels
• Single power supply
1.65V--2.2V V
dd
(62WV6416dALL)
2.3V--3.6V V
dd
(65WV6416dBLL)
• Fully static operation: no clock or refresh
required
• Three state outputs
• Data control for upper and lower bytes
• Industrial and automotive temperature support
• 2CS Option Available
• Lead-free available
DECEMBER 2012
DESCRIPTION
The
ISSI
IS62/65WV6416DALL and IS62/65WV6416DBLL
are high-speed, 1M bit static RAMs organized as 64K words
by 16 bits. It is fabricated using
ISSI
's high-performance
CMOS technology. This highly reliable process coupled
with innovative circuit design techniques, yields high-
performance and low power consumption devices.
When
CS1
is HIGH (deselected) or when CS2 is LOW
(deselected) or when
CS1 is LOW, CS2 is HIGH and both
LB and UB are HIGH, the device assumes a standby mode
at which the power dissipation can be reduced down with
CMOS input levels.
Easy memory expansion is provided by using Chip Enable
and Output Enable inputs. The active LOW Write Enable
(WE) controls both writing and reading of the memory. A
data byte allows Upper Byte (UB) and Lower Byte (LB)
access.
The IS62/65WV6416DALL and IS62/65WV6416DBLL are
packaged in the JEDEC standard 48-pin mini BGA (6mm
x 8mm) and 44-Pin TSOP (TYPE II).
FUNCTIONAL BLOCK DIAGRAM
A0-A15
DECODER
64K x 16
MEMORY ARRAY
V
DD
GND
I/O0-I/O7
Lower Byte
I/O8-I/O15
Upper Byte
I/O
DATA
CIRCUIT
COLUMN I/O
CS2
CS1
OE
WE
UB
LB
CONTROL
CIRCUIT
Integrated Silicon Solution, Inc. — www.issi.com
Rev. B
12/18/12
1

IS62WV6416DBLL-45B2LI相似产品对比

IS62WV6416DBLL-45B2LI IS62WV6416DBLL-45BLI-TR IS62WV6416DBLL-45B2LI-TR IS62WV6416DBLL-45TLI-TR
描述 sram 1mb, 64kx16, 45ns async sram sram 1mb, 64kx16, 45ns async sram sram 1mb, 64kx16, 45ns async sram sram 1M (64kx16) 45ns async sram
Manufacture ISSI ISSI ISSI ISSI
产品种类
Product Category
SRAM SRAM SRAM SRAM
RoHS Yes Yes Yes Yes
系列
Packaging
Tray Reel Reel Reel
工厂包装数量
Factory Pack Quantity
480 2500 2500 1000
STM32F4系列的UID代表什么意思?
STM32MCU的ID号码是96位,有谁知道这些位代表的含义吗? 现在想给每个产品一个32位的唯一ID,考虑是不是可以从MCU的ID里面截取32位作为产品的唯一ID. 如果不知道代表含义的话,随便截取32位 ......
wjroy11 stm32/stm8
求助
ADC12的datasheet中提到Ax输入电压的范围是0到AVCC,那如果参考电压选的不是AVCC的话,范围还是这个吗?...
zzbaizhi 微控制器 MCU
出售华清远见代金券400元,售价180
地址:海淀五道口,电话13810712845 QQ:370030183...
小威 嵌入式系统
TI C6000硬件架构优化策略
1. 选择合适的编译选项(介绍部分) -o0/1/2/3:最重要的优化选项;如果选择了-o3,编译器将会尽可能尝试所有可行的优化手段,但有时也可能会使得优化后的程序出现错误。-o0和-o1将不会产生优 ......
Aguilera 微控制器 MCU
在PLD开发中提高VHDL的综合质量
摘 要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的几点经验。 关键词:电子设计自动化 可编程逻辑 ......
maker FPGA/CPLD
keil求助!!!我是新手,各位大侠帮帮忙!!
我买了个射频收发模块,它自带的数字手册上有自己的CRC校验程序如下: An example implementation of CRC calculation on a message is shown next // Definitions for CRC constants #defin ......
vitashmily 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 142  1321  2124  2044  1480  48  47  22  58  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved