电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

200B203KNA50XT

产品描述Ceramic Capacitor, Ceramic, 50V, 10% +Tol, 10% -Tol, BX, -/+15ppm/Cel TC, 0.02uF, 1411,
产品类别无源元件    电容器   
文件大小253KB,共6页
制造商ATC [American Technical Ceramics]
标准
下载文档 详细参数 全文预览

200B203KNA50XT概述

Ceramic Capacitor, Ceramic, 50V, 10% +Tol, 10% -Tol, BX, -/+15ppm/Cel TC, 0.02uF, 1411,

200B203KNA50XT规格参数

参数名称属性值
是否Rohs认证符合
Objectid7180579816
包装说明, 1411
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.02 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2.54 mm
长度3.43 mm
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式Axial
包装方法TR
正容差10%
额定(直流)电压(URdc)50 V
尺寸代码1411
温度特性代码BX
温度系数15% ppm/°C
宽度2.79 mm

文档预览

下载PDF文档
ATC 200 B Series
BX Ceramic
Multilayer Capacitors
• Case B Size
(.110" x .110")
• Low ESR/ESL
• Rugged Construction
• Capacitance Range
5000 pF to 0.1
µF
• Mid-K
• High Reliability
• Extended WVDC Available
ATC, the industry leader, offers new improved ESR/ESL perform-
ance for the 200 B Series Capacitors. This Series exhibits high
volumetric efficiency with superior IR characteristics. Ceramic
construction provides a rugged, hermetic package.
Typical functional applications: Bypass, Coupling and DC Blocking.
Typical circuit applications: Switching Power Supplies and High
Power Broadband Coupling.
ELECTRICAL AND MECHANICAL
SPECIFICATIONS
DISSIPATION FACTOR (DF):
2.5% max. @ 1 KHz
TEMPERATURE COEFFICIENT OF CAPACITANCE (TCC):
±15% maximum (-55°C to +125°C)
INSULATION RESISTANCE (IR):
5000 pF to 0.1 MFd:
10
4
Megohms min. @ +25°C at rated WVDC.
10
3
Megohms min. @ +125°C at rated WVDC.
ENVIRONMENTAL TESTS
ATC 200 B Series Capacitors are designed and manufactured to
meet and exceed the requirements of EIA-198, MIL-PRF-55681
and MIL-PRF-123.
WORKING VOLTAGE (WVDC):
See Capacitance Values Table, page 2.
DIELECTRIC WITHSTANDING VOLTAGE (DWV):
Case B: 250% of rated WVDC for 5 secs. (125 VDC)
THERMAL SHOCK:
MIL-STD-202, Method 107, Condition A.
AGING EFFECTS:
3% maximum per decade hour.
PIEZOELECTRIC EFFECTS:
Negligible
DIELECTRIC ABSORPTION:
2% typical
OPERATING TEMPERATURE RANGE:
From -55°C to +125°C (No derating of working voltage).
MOISTURE RESISTANCE:
MIL-STD-202, Method 106.
LOW VOLTAGE HUMIDITY:
MIL-STD-202, Method 103, Condition A, with 1.5 Volts DC ap-
plied while subjected to an environment of 85°C with 85% relative
humidity for 240 hours min.
TERMINATION STYLES:
Available in various surface mount and leaded styles.
See Mechanical Configurations, page 3.
LIFE TEST:
MIL-STD-202, Method 108, for 2000 hours, at 125°C.
200% WVDC applied.
TERMINAL STRENGTH:
Terminations for chips and pellets
withstand a pull of 5 lbs. min., 15 lbs. typical, for 5 seconds in
direction perpendicular to the termination surface of the capac-
itor. Test per MIL-STD-202, method 211.
ATC # 001-812 Rev. N, 11/15
可控硅全控整流时,电流降额度与导通角的关系
可控硅用做三相可控整流时,随着导通角的减小,可控硅导通时间越来越短,可控硅的额定输出电流应该降额使用,在输出电压很低的情况下,可控硅的电流降额度大的惊人。 我现做一个项目,三相380V ......
eeleader-mcu 工业自动化与控制
Avalon总线介绍:和传输无关的信号
和传输无关的信号Avalon接口提供具有系统级功能的控制信号,如中断请求和复位请求信号。这些信号不是和每个数据传输直接相关的。中断请求信号Avalon中断请求信号允许从端口发出中断请求(IRQ), ......
eeleader FPGA/CPLD
buck电路输出问题
用buck电路降压时,在输出端加负载,为什么输出电压随负载阻值变化而变化,怎么才能让输出电压稳定,求大神指教,谢谢!!!...
刘123 电源技术
窗口比较器如果输入电压等于上下限会怎样?
下图是一个窗口比较器,Vref是0~5V可变的,R2上的电压由外部加法器保证始终比Vref高100mV,理论上,当Vref为某一个电压值时,Vtrg如果在Vref到Vref+100mV区间内,输出为低电平,我现在的问题是 ......
飞絮 模拟电子
基于ARM的纸币号码识别系统.pdf
基于ARM的纸币号码识别系统.pdf ...
zxopenljx FPGA/CPLD
FoundryBook - 晶圆代工行业交流圣地
Foundrybook (http://www.foundrybook.com)上线以来,得到了来自SMIC(中芯国际), Charterred(特许半导体)的多位朋友的支持。 我们努力打造一个自由的空间作为晶圆代工人士交流,分享,交友的 ......
nerdbihai 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1109  2118  1966  1868  2090  23  43  40  38  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved