电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHA49.152/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACHA49.152/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHA49.152/14.000规格参数

参数名称属性值
Objectid113601773
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
低频计(0.00~99.99HZ)加入信号后一直显示0,希望大手给力
低频计(0.00~99.99HZ)加入信号后一直显示0,希望大手给力:Mad::Mad:贴代码,少废话:Sad://外部信号输入到INT1端口#include<reg52.h>#define uchar unsigned char#define uint unsigned int ......
_Justin 51单片机
请求帮助
有哪位老兄知道单片机80C51的电路连接图,有急用,希望大家能帮一下忙哦...
hehe521 电源技术
一个小小的线性稳压电源
由于需要,再加上自己有一个闲置的变压器,昨晚赶集似的做了一个电源出来,采用7805和7905稳压芯片,输出正负5V的电压,先看看它是什么样子的嘛 113031 原件不多,洞洞板做的,它的正面 1130 ......
yunhaiking 电源技术
电路中反馈及运放的理解
反馈:可描述为将放大电路的输出量(电压或电流)的一部分或全部,通过一定的方式送回放大电路的输入端。我们有时把引入反馈的放大电路称为闭环放大器,没有引入的称为开环放大器。 按正负反 ......
fish001 模拟与混合信号
STC90c5xx系统单片机资料
本帖最后由 paulhyde 于 2014-9-15 04:23 编辑 STC90c5xx系统单片机资料 ...
xhl5786979 电子竞赛
用赛灵思,怎样把要显示的mif文件导入rom模块
网上一个关于VGA显示的教程说:“说将要显示的图片转成mif文件,然后导入rom模块” 187364 如果用xilinx,用ip核生成rom时添加的是coe文件,那么这个要显示的mif文件怎样导入呢? eeworl ......
蓝猫淘气 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 994  13  1178  1688  2769  21  1  24  34  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved