电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

10118615-825024LF

产品描述Board Connector
产品类别连接器    连接器   
文件大小264KB,共4页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准
下载文档 详细参数 全文预览

10118615-825024LF概述

Board Connector

10118615-825024LF规格参数

参数名称属性值
是否Rohs认证符合
Objectid1973253760
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL9.1
其他特性POLARIZED
连接器类型BOARD CONNECTOR
联系完成配合GOLD FLASH OVER PALLADIUM NICKEL (30)
联系完成终止Gold Flash (Au) - with Palladium/Nickel (Pd/Ni) barrier
触点性别MALE
触点材料COPPER ALLOY
DIN 符合性NO
滤波功能NO
IEC 符合性NO
MIL 符合性NO
混合触点NO
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
装载的行数1
选件GENERAL PURPOSE
额定电流(信号)3 A
端子节距2.54 mm
端接类型SOLDER
触点总数25

文档预览

下载PDF文档
PDS: Rev :E
STATUS:Released
Printed: Jul 22, 2014
解决Simplicity Studio V3 windows版make运行出错的问题
在使用Simplicity Studio V3 windows版时,在编译时遇到一个提示,make不能运行。错误提示如下: 191402 搜索了一下,一般说需要用vs中的rebase重新设置。但是我没有安装庞大的vs ......
dcexpert 单片机
炼狱传奇-锁相环之战
经过前面的学习,相信大家已经掌握了软件的基本操作和设计的基本流程,接下来我们开始学习FPGA片内时钟管理单元PLL,该单元可以实现系统时钟的分频、倍频,是FPGA设计开发必备组件之一。首先新建 ......
梦翼师兄 FPGA/CPLD
TL437x-EVM评估板测试手册(1)
前言 本指导文档适用开发环境: Windows开发环境:Windows 7 64bit、Windows 10 64bit Linux开发环境:Ubuntu 14.04.3 64bit 虚拟机:VMware14.1.1 U-Boot:U-Boot-2017.01 K ......
Tronlong小分队 ARM技术
求助:时钟信号受干扰
2k时钟信号收干扰,干扰信号频率大约5khz左右,采用何种滤波方式比较好? 之前考虑用电容,但是会导致前后沿变化。...
cryptowings 嵌入式系统
verilog中reg和wire类型的区别和用法
reg相当于存储单元,wire相当于物理连线 Verilog 中变量的物理数据分为线型和寄存器型。这两种类型的变量在定义时要设置位宽,缺省为1位。变量的每一位可以是0,1,X,Z。其中x代表一个 ......
eeleader FPGA/CPLD
Windows CE下如何选择当前使用的网络传输设备?
我在用CE 5开发一款PDA,可以通过WIFI、GPRS和ActiveSync上网 当这3个设备都建立连接时,PDA总是选择优先选择WIFI传输数据 如果WIFI连接的AP无法访问外网,GRPS和ActiveSync可疑访问外网 ......
userchen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 477  48  2073  2070  1886  10  1  42  38  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved