电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4256C-5FTN256BI

产品描述cpld - complex programmable logic devices ispjtag 1.8V 5ns 256mc 160 I/O ind
产品类别半导体    其他集成电路(IC)   
文件大小3MB,共99页
制造商All Sensors
标准  
下载文档 详细参数 全文预览

LC4256C-5FTN256BI在线购买

供应商 器件名称 价格 最低购买 库存  
LC4256C-5FTN256BI - - 点击查看 点击购买

LC4256C-5FTN256BI概述

cpld - complex programmable logic devices ispjtag 1.8V 5ns 256mc 160 I/O ind

LC4256C-5FTN256BI规格参数

参数名称属性值
ManufactureLattice
产品种类
Product Category
CPLD - Complex Programmable Logic Devices
RoHSYes
ProducispMACH 4256
Number of Macrocells256
Number of Logic Array Blocks - LABs16
Maximum Operating Frequency322 MHz
Delay Time5 ns
Number of I/Os160
工作电源电压
Operating Supply Voltage
1.8 V
最大工作温度
Maximum Operating Temperature
+ 105 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
FTBGA
Memory TypeEEPROM
最小工作温度
Minimum Operating Temperature
- 40 C
Number of Product Terms per Mac80
Operating Supply Curre2.5 mA
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
90
电源电压-最大
Supply Voltage - Max
1.95 V
Supply Voltage - Mi1.65 V

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
®
3.3V/2.5V/1.8V In-System Programmable
SuperFAST
TM
High Density PLDs
June 2014
Data Sheet DS1020
Features
High Performance
f
MAX
= 400MHz maximum operating frequency
t
PD
= 2.5ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
– Extended: -40 to 130°C junction (T
j
)
• For AEC-Q100 compliant devices, refer to
LA-ispMACH 4000V/Z Automotive Data Sheet
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
• Operation with 3.3V (4000V), 2.5V (4000B) or
1.8V (4000C/Z) supplies
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3V/2.5V/1.8V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10µA (4032Z)
Typical static current 1.3mA (4000C)
1.8V core low dynamic power
ispMACH 4000Z operational down to 1.6V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
TQFP
4
4
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
100 TQFP
TQFP
4
4
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 ftBGA
2
/
fpBGA
2, 3
176 TQFP
256 ftBGA/
fpBGA
3
176 TQFP
256 ftBGA/
fpBGA
3
1.
2.
3.
4.
3.3V (4000V) only.
128-I/O and 160-I/O configurations.
Use 256 ftBGA package for all new designs. Refer to PCN#14A-07 for 256 fpBGA package discontinuance.
1.0mm thickness.
© 2014 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
DS1020_23.4
通过编译软件自动生成编译时间的方法
本帖最后由 zhaojun_xf 于 2016-3-24 17:39 编辑 在很多情况下,我们实行版本的管理,我们除了定义软件版本号外,还会定义个编译时间。但是如果通过数组定义编译时间,每次编译我们都需 ......
zhaojun_xf NXP MCU
AD620仪表放大器使用说明 啊
...
fighting 模拟电子
如何向喷墨打印机发送PCL 打印机指令打印文本
常见的 PCL 打印机指令 http://www.icare.hp.com.cn/TechCenter_StaticArticle/16956/16956.html 如何按照上面的PCL打印机指令打印文字?...
lgyno 嵌入式系统
使用Verilog给证件照换背景颜色
本帖最后由 1nnocent 于 2022-9-25 11:45 编辑 之前做图像缩放仿真验证时需要读取图片数据进行处理,vivado读取的是raw文件,现在想想能不能用来给证件照换个背景颜色,现在有空来试试。原 ......
1nnocent 创意市集
无线更新MCU的固件
方案目标: 1、将MCU的固件当作数据和SensorTag固件整合到一起,合成一个带有MCU的固件数据的SensorTag固件; 2、通过手机或者CC2540的USB dongle的OAD功能更新TI SensorTag的固件; 3、当更 ......
hjf2002 无线连接
地线对EMC的影响 EMI/EMC-原理与应对详解(九)
3-2.地线对EMC的影响 很多人都认为,电路中的地线或接地电路都是不带电的,实际上,这种认为是错误的。在一般的直流电路或低频电路中,当不考虑电磁感应时,可以认为电路中的地线或接地电路是 ......
草原狼王 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1299  803  1032  1615  193  54  19  42  23  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved