电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4064B-5TN100I

产品描述Cpld - complex programmable logic devices programmable super fast HI density pld
产品类别半导体    其他集成电路(IC)   
文件大小330KB,共95页
制造商All Sensors
标准  
下载文档 详细参数 全文预览

LC4064B-5TN100I在线购买

供应商 器件名称 价格 最低购买 库存  
LC4064B-5TN100I - - 点击查看 点击购买

LC4064B-5TN100I概述

Cpld - complex programmable logic devices programmable super fast HI density pld

LC4064B-5TN100I规格参数

参数名称属性值
ManufactureLattice
产品种类
Product Category
CPLD - Complex Programmable Logic Devices
RoHSYes
ProducispMACH 4064
Number of Macrocells64
Number of Logic Array Blocks - LABs4
Maximum Operating Frequency400 MHz
Delay Time2.5 ns
Number of I/Os208
工作电源电压
Operating Supply Voltage
2.5 V
最大工作温度
Maximum Operating Temperature
+ 105 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
Memory TypeEEPROM
最小工作温度
Minimum Operating Temperature
- 40 C
Number of Product Terms per Mac80
Operating Supply Curre12 mA
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
90
电源电压-最大
Supply Voltage - Max
2.7 V
Supply Voltage - Mi2.3 V

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
February 2006
TM
Coolest Power
C
TM
3.3V/2.5V/1.8V In-System Programmable
SuperFAST
TM
High Density PLDs
Data Sheet
Features
High Performance
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
– Automotive: -40 to 130°C junction (T
j
)
• f
MAX
= 400MHz maximum operating frequency
• t
PD
= 2.5ns propagation delay
• Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
• Operation with 3.3V (4000V), 2.5V (4000B) or
1.8V (4000C/Z) supplies
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3V/2.5V/1.8V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10µA (4032Z)
Typical static current 1.3mA (4000C)
1.8V core low dynamic power
ispMACH 4000Z operational down to 1.6V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated
Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
100 TQFP
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 fpBGA
2
176 TQFP
256 fpBGA
176 TQFP
256 fpBGA
1. 3.3V (4000V) only.
2. 128-I/O and 160-I/O configurations.
© 2006 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
ispm4k_22z.2
CYCLONEⅡ系列FPGA 总结
FPGA是一个高级东西,并且现在越来越广泛的被硬件工程师所运用,FPGA——逻辑可编程器件。在硬件电路设计的时候可以使用一片FPGA完成加法器,选择器,存储器等许多数字芯片的功能,并且由于技术 ......
eeleader FPGA/CPLD
【电源问答】+开关电源纹波输出如何可以做到最小
电源是仪表系统必备的功能模块,我们应用比较多的车载仪表,对开关电源的纹波处理要求还是比较苛刻的,曾经我们因为纹波问题,大BOSS一下搞了一台10W+的示波器。 目前纹波抑制方法: 1.合理 ......
mzb2012 电源技术
msp430 串口 不停的发00,
问题如题目, 只有把main函数中的 _EINT();屏蔽掉,才停止发送00,但是我需要接受中断,这可如何是好!!!!!急急急!!!!! 代码如下: #include <msp430x14x.h> char UART0_RX_BU ......
ndd987 微控制器 MCU
求助一下12864液晶驱动!!
12864液晶资料,小弟怎么看也看不明白,不知道如何去编写驱动程序静态显示文字,想问下各位在编写时液晶准备状态的步骤顺序?谢了!!附上12864的中文资料...
popfat FPGA/CPLD
远程更新程序代码
我在做一个灯控的系统,用的是飞思卡尔的KW01套件,现需要中心结点来更新目标结点的程序代码,实现对目标结点的灯的重新控制,应该如何实现将已编译好的HEX文件写入到目标结点上?...
nplcyox ARM技术
帮忙啊。有谁能帮我把这个驱动改成支持三星和现代的NAND FLASH,代码在附件,帮忙看下,修改下。
帮忙啊。有谁能帮我把这个驱动改成支持三星和现代的NAND FLASH,代码在附件,帮忙看下,修改下。 主要是修改nfc_big_block.c中的2753行左右,三星和现代的驱动,在其它文件里都有,我是只菜鸟 ......
sunline 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1400  239  123  318  2834  14  5  4  15  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved