电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4128ZE-5TN144C

产品描述cpld - complex programmable logic devices 128mc 96i/O 1.8V 5.8ns ultra-Lo power
产品类别半导体    其他集成电路(IC)   
文件大小5MB,共60页
制造商All Sensors
标准  
下载文档 详细参数 全文预览

LC4128ZE-5TN144C在线购买

供应商 器件名称 价格 最低购买 库存  
LC4128ZE-5TN144C - - 点击查看 点击购买

LC4128ZE-5TN144C概述

cpld - complex programmable logic devices 128mc 96i/O 1.8V 5.8ns ultra-Lo power

LC4128ZE-5TN144C规格参数

参数名称属性值
ManufactureLattice
产品种类
Product Category
CPLD - Complex Programmable Logic Devices
RoHSYes
ProducispMACH 4128
Number of Macrocells128
Number of Logic Array Blocks - LABs8
Maximum Operating Frequency200 MHz
Delay Time5.8 ns
Number of I/Os96
工作电源电压
Operating Supply Voltage
1.8 V
最大工作温度
Maximum Operating Temperature
+ 90 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-144
Memory TypeEEPROM
最小工作温度
Minimum Operating Temperature
0 C
Operating Supply Curre0.168 mA
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
60
电源电压-最大
Supply Voltage - Max
1.9 V
Supply Voltage - Mi1.7 V

文档预览

下载PDF文档
ispMACH 4000ZE Family
®
1.8V In-System Programmable
Ultra Low Power PLDs
February 2012
Data Sheet DS1022
Features
High Performance
f
MAX
= 260MHz maximum operating frequency
t
PD
= 4.4ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• 32 to 256 macrocells
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
Space-saving ucBGA and csBGA packages*
Easy System Integration
• Operation with 3.3V, 2.5V, 1.8V or 1.5V
LVCMOS I/O
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing support
• Open-drain output option
• Programmable output slew rate
• 3.3V PCI compatible
• I/O pins with fast setup path
Input hysteresis*
• 1.8V core power supply
• IEEE 1149.1 boundary scan testable
• IEEE 1532 ISC compliant
• 1.8V In-System Programmable (ISP™) using
Boundary Scan Test Access Port (TAP)
• Pb-free package options (only)
On-chip user oscillator and timer*
*New enhanced features over original ispMACH 4000Z
Ease of Design
• Flexible CPLD macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Ultra Low Power
Standby current as low as 10µA typical
1.8V core; low dynamic power
Operational down to 1.6V V
CC
Superior solution for power sensitive consumer
applications
• Per pin pull-up, pull-down or bus keeper
control*
Power Guard with multiple enable signals*
Table 1. ispMACH 4000ZE Family Selection Guide
ispMACH 4032ZE
Macrocells
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Packages (I/O + Dedicated Inputs)
48-Pin TQFP (7 x 7mm)
64-Ball csBGA (5 x 5mm)
64-Ball ucBGA (4 x 4mm)
100-Pin TQFP (14 x 14mm)
132-Ball ucBGA (6 x 6mm)
144-Pin TQFP (20 x 20mm)
144-Ball csBGA (7 x 7mm)
1. Pb-free only.
© 2012 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
1
ispMACH 4064ZE
64
4.7
2.5
3.2
241
1.8V
32+4
48+4
48+4
64+10
ispMACH 4128ZE
128
5.8
2.9
3.8
200
1.8V
ispMACH 4256ZE
256
5.8
2.9
3.8
200
1.8V
32
4.4
2.2
3.0
260
1.8V
32+4
32+4
64+10
96+4
96+4
64+10
96+14
108+4
64+10
96+4
www.latticesemi.com
1
DS1022_01.7
ESP32微型开发板
https://cdn.tindiemedia.com/images/resize/-IoKDpOTBB-svPejEAymLLER8iw=/p/fit-in/900x600/filters:fill(fff)/i/10617/products/2018-01-04T22%3A53%3A15.697Z-tindie_wrover_6.jpg 34495 ......
dcexpert MicroPython开源版块
STM32不能用11.0592的晶振?
我的芯片是STM32F101RBT6,接外部的11.0592的晶振后程序可以运行,但是在调试窗口中看到的OSC的频率还是8M的,并且通过串口发送出去的数据也不正确。这是什么原因呢? 明明我都把HSI关掉 ......
gdgaodeyong stm32/stm8
M3的Safertos多任务
各位大侠好,实验室有一块9D96为主芯片的板子,之前用IAR编程写了一个pwm程序,,能控制电机转,现在我改成使用Safertos操作系统来实现时,电机不能转了,为这个问题困惑了好多天了,很迷茫,特 ......
寻觅不倒翁 微控制器 MCU
TI|痛点解锁机:你的电源设计痛点,我们懂!解锁、评论赢好礼!
TI|痛点解锁机:你的电源设计痛点,我们懂!解锁、评论赢好礼! >>点击进入活动 对于刚参加工作或是想要跨专业从事电源设计工作的人而言,谁没有过四处搜资料、搜视频,如饥似 ......
EEWORLD社区 电源技术
以太网信号质量问题之收发器偏置电阻的处理
本文主要讨论了以太网物理层收发器驱动偏置电阻处理对于网口信号质量的影响。通过一个测试案例展开了对DAC驱动偏置机理的探讨,对后续加强对基准参考类元器件处理的有一定的参考意义...
安_然 测试/测量
请帮忙看看出了什么错
这块PCB一敷铜就变成了这个样子。线都连完了。 板子上全是叉号,线上没有。小白恳求帮忙。 ...
左耳元 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1008  2012  862  2290  471  54  48  26  7  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved