电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

935279032132

产品描述NAND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO6
产品类别逻辑    逻辑   
文件大小120KB,共18页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

935279032132概述

NAND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO6

935279032132规格参数

参数名称属性值
是否Rohs认证符合
Objectid4002401977
包装说明VSON,
Reach Compliance Codecompliant
系列AUP/ULP/V
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1.45 mm
逻辑集成电路类型NAND GATE
湿度敏感等级1
功能数量1
输入次数2
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)24 ns
座面最大高度0.5 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1 mm

文档预览

下载PDF文档
74AUP1G38
Low-power 2-input NAND gate (open drain)
Rev. 5 — 29 November 2011
Product data sheet
1. General description
The 74AUP1G38 provides the single 2-input NAND gate with open-drain output. The
output of the device is an open drain and can be connected to other open-drain outputs to
implement active-LOW wired-OR or active-HIGH wired-AND functions.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C
下载有好礼!超多精美礼品等您拿!
下载有好礼!《模拟世界的最重要构成——信号链与电源》 信号链是连接模拟世界和数字世界的纽带。一座大桥除了骨干,还离不开从钢筋到水泥,从桥墩到道路的一系列结构。信 ......
EEWORLD社区 综合技术交流
能不能从一个工程复制ROOM到另一个工程中呢?
前一个工程与目前这个工程都调用了相同的模块,想请问一下能不能利用复制ROOM来搞定布线与布局等问题,让他们相同:puzzle:。 ...
flying510 PCB设计
无法解析的外部符号 CreateToolhelp32Snapshot
如题 高不明白为什么出现这个错误,请高手帮忙谢谢...
bjanzhuang 嵌入式系统
EEWORLD大学堂----介绍Value Line系列
介绍Value Line系列:https://training.eeworld.com.cn/course/635...
hi5 单片机
元芳,你对此电路有何看法?(2)
元芳,你对此电路有何看法?(2)元芳:大人!大人醒醒! 狄:元芳……我怎么会在这?(从一堆仪器和电路板中爬起) 元芳:大人昨夜三更就从寝室来到工作室……接通了所有仪器和单板…… 狄 ......
okhxyyo 模拟与混合信号
RFID设计
做过RFID室内定位设计的可以分享下资料吗,,刚开始 ...
井子92 模拟电子

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 112  640  455  1413  2546  3  13  10  29  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved