电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EPM7512AEFC256-7N

产品描述cpld - complex programmable logic devices cpld - max 7000 512 macro 212 ios
产品类别可编程逻辑器件    可编程逻辑   
文件大小960KB,共64页
制造商Altera (Intel)
标准
下载文档 详细参数 全文预览

EPM7512AEFC256-7N在线购买

供应商 器件名称 价格 最低购买 库存  
EPM7512AEFC256-7N - - 点击查看 点击购买

EPM7512AEFC256-7N概述

cpld - complex programmable logic devices cpld - max 7000 512 macro 212 ios

EPM7512AEFC256-7N规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Altera (Intel)
零件包装代码BGA
包装说明FINE LINE, BGA-256
针数256
Reach Compliance Codeunknow
ECCN代码3A991
其他特性512 MACROCELLS; 32 LABS; CONFIGURABLE I/O OPERATION WITH 2.5 OR 3.3
最大时钟频率116.3 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e1
JTAG BSTYES
长度17 mm
湿度敏感等级3
专用输入次数
I/O 线路数量212
宏单元数512
端子数量256
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 212 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)260
电源2.5/3.3,3.3 V
可编程逻辑类型EE PLD
传播延迟7.5 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度17 mm

文档预览

下载PDF文档
MAX 7000A
®
Includes
MAX 7000AE
Programmable Logic
Device
Data Sheet
September 2003, ver. 4.5
Features...
High-performance 3.3-V EEPROM-based programmable logic
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX
®
) architecture (see
Table 1)
3.3-V in-system programmability (ISP) through the built-in
IEEE Std. 1149.1 Joint Test Action Group (JTAG) interface with
advanced pin-locking capability
MAX 7000AE device in-system programmability (ISP) circuitry
compliant with IEEE Std. 1532
EPM7128A and EPM7256A device ISP circuitry compatible with
IEEE Std. 1532
Built-in boundary-scan test (BST) circuitry compliant with
IEEE Std. 1149.1
Supports JEDEC Jam Standard Test and Programming Language
(STAPL) JESD-71
Enhanced ISP features
Enhanced ISP algorithm for faster programming (excluding
EPM7128A and EPM7256A devices)
ISP_Done bit to ensure complete programming (excluding
EPM7128A and EPM7256A devices)
Pull-up resistor on I/O pins during in-system programming
Pin-compatible with the popular 5.0-V MAX 7000S devices
High-density PLDs ranging from 600 to 10,000 usable gates
Extended temperature range
f
For information on in-system programmable 5.0-V MAX 7000 or 2.5-V
MAX 7000B devices, see the
MAX 7000 Programmable Logic Device Family
Data Sheet
or the
MAX 7000B Programmable Logic Device Family Data Sheet.
Altera Corporation
DS-M7000A-4.5
1
coldfire v2介绍
上传个coldfire v2核的ppt,介绍了v2 core的指令集寻址方式和中断处理。供参考 31377...
bluehacker NXP MCU
关于对CRC码的校验
设生成多项式为G(X)=X^3+X+1;是4位的多项式,(为什么),所以余数是3位(为什么)? 根据公式M(x)*x(^k-1)+R(x)=Q(x)*G(x)可得3位的余数为101(为什么)。 附表:4位数据1101基于G(X)=X^3 ......
guangxv 嵌入式系统
关于datasheet中输入阻抗的疑问?
本帖最后由 dontium 于 2015-1-23 11:33 编辑 看不少芯片datasheet的时候发现他们的描述方式是这样的: 169758 不明白里面的280k||1.2pF是什么意思?? ...
模拟IC 模拟与混合信号
掌上学习机是单片机吗
各位大虾,小弟前些天到一家公司参观,里面有款学习机(市场上好像有卖的"EE星"),里面有游戏.有计算器.考试试题等,开发语言用汇编,有人说那是单片机,感觉不象,单片机能做那样复杂的事吗?...
aiwenwen 嵌入式系统
【FPGA开发板试用】活动问题收集与解答!
【89美金FPGA开发板试用风暴来袭】活动已经展开,欢迎试用者提出问题!未得到试用机会的朋友赶紧提交申请吧!活动链接:https://www.eeworld.com.cn/Xilinx/activity_20110711/index.html下面将 ......
maylove FPGA/CPLD
【平头哥RVB2601创意应用开发】开箱测评
上周提交的申请,在短短三天内就审核通过并且邮寄到手里了,足可见活动审核人员的效率。 平头哥背靠阿里大树,众所周知,阿里作为国内互联网头部企业其软件实力可见一斑,而平头哥想必也是厚 ......
吾妻思萌 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1119  1110  1572  2256  438  57  39  24  58  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved