电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATGA16.128/15.360

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TATGA16.128/15.360概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATGA16.128/15.360规格参数

参数名称属性值
Objectid4000530598
包装说明DIP,
Reach Compliance Codecompliant
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
TWS蓝牙耳机介绍及TI低功耗方案
TWS(True Wireless Stereo, 真无线立体声)蓝牙耳机是近年来异常火热的音频产品。它借助蓝牙芯片,先将手机与主耳机建立无线连接,再建立起主耳机和副耳机的无线通讯,从而完全摒弃了传统耳机 ......
Jacktang 无线连接
2010 ARM嵌入式开发技术巡回研讨会北京站见闻
七月份的北京什么最火? 当然是嵌入式开发产品了。今天上午阿牛哥去北京丽亭华苑酒店参加ARM嵌入式开发技术巡回研讨会。看到还有NXP,ATMEL ,ST,TI和深圳英蓓特,北京微芯力科,亿道电子等公司 ......
jameswangsynnex 工业自动化与控制
CCS3.3及补丁下载(申请加精)
论坛中总有人问CCS3.3及其补丁的下载地,其实管理员soso的博客中早就提供了CCS3.3下载地址,补丁的下载地址在论坛中也可以搜索到。 不过我今天还是总结一下吧,希望管理员置顶,方便大家的下载 ......
kooking DSP 与 ARM 处理器
ZigBee组网
现在正在做有关ZigBee组网的项目。使用的是FreeScale的开发板实现自动组网。现在的情况是使用BeeKit生成了基本的代码,但是代码太庞大,时间特别紧,我只是需要简单的能自动组网的功能。所以想 ......
jerryhehe 嵌入式系统
EEWORLD大学堂----电子电路基础知识讲座(18) - 逆变电路(二)
电子电路基础知识讲座(18) - 逆变电路(二):https://training.eeworld.com.cn/course/3715...
hi5 电源技术
射频工程师入门必学:如何设计定向耦合器电路
汽车雷达、5G 蜂窝、物联网等射频 (RF) 应用中,电子系统对射频源的使用量与日俱增。所有这些射频源都需要设法监测和控制射频功率水平,同时又不能造成传输线和负载的损耗。此外,某些应用需要 ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2723  2927  1910  2776  2571  55  59  39  56  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved