电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EPF6010ATI100-2N

产品描述fpga - field programmable gate array fpga - flex 6000 88 labs 71 ios
产品类别可编程逻辑器件    可编程逻辑   
文件大小378KB,共52页
制造商Altera (Intel)
标准
下载文档 详细参数 全文预览

EPF6010ATI100-2N在线购买

供应商 器件名称 价格 最低购买 库存  
EPF6010ATI100-2N - - 点击查看 点击购买

EPF6010ATI100-2N概述

fpga - field programmable gate array fpga - flex 6000 88 labs 71 ios

EPF6010ATI100-2N规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Altera (Intel)
零件包装代码QFP
包装说明LFQFP,
针数100
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性ALSO CONFIGURABLE WITH 5V VCC
最大时钟频率153 MHz
JESD-30 代码S-PQFP-G100
JESD-609代码e3
长度14 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量71
端子数量100
组织4 DEDICATED INPUTS, 71 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
峰值回流温度(摄氏度)260
可编程逻辑类型LOADABLE PLD
认证状态Not Qualified
座面最大高度1.27 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
端子面层MATTE TIN (472) OVER COPPER
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
FLEX 6000
®
Programmable Logic
Device Family
Data Sheet
March 2001, ver. 4.1
Features...
Provides an ideal low-cost, programmable alternative to high-
volume gate array applications and allows fast design changes
during prototyping or design testing
Product features
Register-rich, look-up table- (LUT-) based architecture
OptiFLEX
®
architecture that increases device area efficiency
Typical gates ranging from 5,000 to 24,000 gates (see
Table 1)
Built-in low-skew clock distribution tree
100% functional testing of all devices; test vectors or scan chains
are not required
System-level features
In-circuit reconfigurability (ICR) via external configuration
device or intelligent controller
5.0-V devices are fully compliant with peripheral component
interconnect Special Interest Group (PCI SIG)
PCI Local Bus
Specification, Revision 2.2
Built-in Joint Test Action Group (JTAG) boundary-scan test
(BST) circuitry compliant with IEEE Std. 1149.1-1990, available
without consuming additional device logic
MultiVolt
TM
I/O interface operation, allowing a device to bridge
between systems operating at different voltages
Low power consumption (typical specification less than 0.5 mA
in standby mode)
3.3-V devices support hot-socketing
Table 1. FLEX 6000 Device Features
Feature
Typical gates
(1)
Logic elements (LEs)
Maximum I/O pins
Supply voltage (V
CCINT
)
Note:
(1)
The embedded IEEE Std. 1149.1 JTAG circuitry adds up to 14,000 gates in addition to the listed typical gates.
EPF6010A
10,000
880
102
3.3 V
EPF6016
16,000
1,320
204
5.0 V
EPF6016A
16,000
1,320
171
3.3 V
EPF6024A
24,000
1,960
218
3.3 V
Altera Corporation
A-DS-F6000-04.1
1
只要懂C语言就能轻松玩转Luminary ARM ?
LM3S系列单片机采用的是结构简单、性能出众的ARM Cortex-M3处理器内核。Luminary官方(已被TI收购)免费公开地提供了基于C语言(符合ANSI C标准)的驱动库软件包,并且源代码是公开的。因此用户 ......
fish001 微控制器 MCU
2003—2013年赛前元器件清单与赛题对比
2003—2013年赛前元器件清单与赛题对比(对比强烈) ...
xiayuandong 电子竞赛
捕捉的脉冲可以大于65535么?
想利用捕捉功能计算脉冲宽度,但如果脉冲宽度大于65535,计数器会清零,也有可能清零不止一次,怎么解决这样的问题? 谢谢...
jlizheng 微控制器 MCU
小女子罗玉凤求助-_-!
我把nboot烧写到FLASH的BL0块中,然后把EBOOT烧写到BL2块中,然后通过EBOOT把NK.BIN再下载到FLASH中, 问题一: 那么这个NK.BIN是被EBOOT下载到FLASH哪个地方的呢?是不是代码在EBOOT哪个地方?还是 ......
catcat0123 嵌入式系统
连接仿真器时的boot
最近在用28035做SCI通信,下载到flash后,连接着仿真器发送正常,但是去掉仿真器,就会出现一定的误码率。这里看到不少从flash里boot的介绍,那么连接仿真器boot是个什么样的过程呢?会对SCI运 ......
ppsh 微控制器 MCU
求EEPROM设计的相关资料
看夏宇闻的书,学到EEPROM控制器的设计,书上的代码看的不是很懂,求相关资料,越详细越好...
超自然 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 244  2559  2532  673  1844  28  40  53  11  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved