电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

S-24C02AFJA-11

产品描述CMOS 2-WIRE SERIAL EEPROM
文件大小257KB,共23页
制造商SII(精工)
官网地址http://www.sii.co.jp/
下载文档 全文预览

S-24C02AFJA-11概述

CMOS 2-WIRE SERIAL EEPROM

文档预览

下载PDF文档
The S-24C0XA is a series of 2-wired, low power 1K/2K/4K
with a wide operating range. They are organized as 12
256-word
×
8-bit, and 512-word
×
8-bit, respectively. Eac
page write, and sequential read.
The time for byte write and page write is the same, i. e.,
during operation at 5 V
±
10%.
Features
Low power consumption
Standby: 1.0
µ
A Max.
Endurance:
10
6
cycles/word
10 years
Operating: 0.4 mA Max.
0.3 mA Max.
Wide operating voltage range
(V
CC
=5.5 V)
(V
CC
=5.5 V)
(V
CC
=3.3 V)
Data retention:
Write protection:
S-24C01A:
S-24C02A:
S-24C04A:
S-24C02A, S-24C
1 kbits
2 kbits
4 kbits
Write:
Read:
Page write
2.5 to 5.5 V
1.8 to 5.5 V
8 bytes (S-24C01A, S-24C02A)
16 bytes (S-24C04A)
Package
8-pin DIP
8-pin SOP
(PKG drawing code : DP008-A,DP008-C)
(PKG drawing code : FJ008-D,FJ008-E)
Pin Assignment
8-pin DIP
Top view
A0
A1
A2
GND
1
2
3
4
8
7
6
5
VCC
TEST/WP
SCL
SDA
A0
A1
A2
GND
8-pin SOP
Top view
1
2
3
4
8
7
6
5
VCC
TEST/WP
SCL
SDA
S-24C01ADPx-uu
S-24C02ADPx-uu
S-24C04ADPx-uu
S-24C01AFJA-zz-uuw
S-24C02AFJA-zz-uuw
S-24C04AFJA-zz-uuw
* Lower-case letters x, uu, zz and
depending on the packing form.
See Ordering Information and
Figure 1
Pin Functions
Table 1
Name
A0
A1
A2
GND
SDA
SCL
TEST/WP
VCC
Pin Number
DIP
SOP
1
1
2
2
3
3
4
4
5
5
6
6
7
8
7
8
Function
Address input (no connection in the S-24C04A*)
Address input
Address input
Ground
Serial data input/output
Serial clock input
TEST pin (S-24C01A): Connected to GND.
WP (Write Protection) pin (S-24C02A, S-24C04A):
* Connected to Vcc:
Protection valid
* Connected to GND: Protection invalid
Power supply
* When in us
GND or Vc
Seiko Instruments Inc.
MSP432 printf重定向的问题,实在蹊跷!
本帖最后由 minjiang 于 2015-10-17 22:30 编辑 俺采用了CCS6.1.1,Keil5 for ARM ,IAR for ARM7.4.07等软件对网上和一些书籍的介绍进行了 验证,从表达来看,“野火”肯定是做出来了的,所 ......
minjiang 微控制器 MCU
FPC的最新技术动向
FPC的最新技术动向...
lorant 无线连接
二输入与门工程文件及测试文件
endmodule工程文件 //Verilog规定:以module开头,以endmodule结尾 //module后面接模块名(必须和文件名一致) //模块名后面是括号,括号里面是端口定义,外面是分号 module and_gate(a, b, ......
zxopenljx FPGA/CPLD
s3c2410最小系统板出现问题!急~~~!
上电后芯片发烫,bootloader能通过JTAG下载进去,可是没有跑起来!串口没有打印信息出来,LED小灯也不亮!请问是什么原因啊!是不是因为芯片发烫的缘故!谢谢,!急!...
nick35 嵌入式系统
电源完整性详细设计--于博士
电源完整性详细设计--于博士...
tonytong 电源技术
一种基于L4970A的双路10A输出的开关稳压电源的设计
摘要:一种基于L4970APWM芯片的双路10A输出的开关稳压电源,首先介绍了关键器件L4970A芯片主要性能特点、封装和主要外围元件参数选择等,重点给出该电源系统的工作原理、具体电路和调试安装注 ......
zbz0529 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 383  488  2836  2869  40  13  29  8  23  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved