电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATHA30.720/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATHA30.720/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATHA30.720/25.000规格参数

参数名称属性值
Objectid4000508490
包装说明SON,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
wince suspend错误
PWR_IST: pPWR->State = 0x2 PMGET! System Power state is 'on', flags 0x00010000 >>>>>>>>>>>>>>>>>>> state == on > POWER_STATE_SUSPEND ...
chen870170 嵌入式系统
关于TMDSHV1PHINVKIT的调试问题
我在使用TMDSHV1PHINVKIT开发板调试时在做INCR_BUILD =3时,输出的电感(3.5mH)会一直发出响声(滋滋声音)。这个是电感震荡了?不知道有什么方法可以克服。 还有就是关于该套件的程序和硬件 ......
jinchao 微控制器 MCU
转载
电子工程就业前景真的不如计算机? 和光同尘 21ic电子网 2021-12-21 18:29 最近在知乎上看到一个话题,近两百万的阅读数。感觉作者应该是过来人,里面内容有很多东西都是可以借鉴和思考的 ......
Fred_1977 聊聊、笑笑、闹闹
PADS95中,如何给元器件的参考编号批量添加后缀 ?
见附图,现在想将全部元器件的参考编号加上 后缀A(如,将R2改为R2_A,将C1改为C1_A等). 请问,在pads95中,如何批量修改 ? 非常感谢! 321809 ...
yhye2world PCB设计
.r43库文件怎么生成
我想将自己的C函数做成 .r43库文件,但不知如何操作 用于MSP430 单片机编程的 ...
climbar 嵌入式系统
SHLoadImageFile 加载本地ico 图片 失败
我 想 从文件 加载 ico 图片 用了SHLoadImageFile 函数 GetlastErr 是6 总是 加载不上 另外我也用了 LoadImage 报 1814 的错 现在不知道 怎么 弄了 请各位大侠 指点一下 还有 ......
nywl 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 791  2133  491  2669  947  16  43  10  54  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved