电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CL43B333KCJNLNB

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 10% +Tol, 10% -Tol, X7R, -/+15ppm/Cel TC, 0.033uF, 1812,
产品类别无源元件    电容器   
文件大小509KB,共31页
制造商SAMSUNG(三星)
官网地址http://www.samsung.com/Products/Semiconductor/
标准
下载文档 详细参数 全文预览

CL43B333KCJNLNB概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 10% +Tol, 10% -Tol, X7R, -/+15ppm/Cel TC, 0.033uF, 1812,

CL43B333KCJNLNB规格参数

参数名称属性值
是否Rohs认证符合
Objectid817904614
包装说明, 1812
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.033 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2.5 mm
JESD-609代码e3
长度4.5 mm
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法Bulk
正容差10%
额定(直流)电压(URdc)100 V
系列CL43(C0G,100V)
尺寸代码1812
温度特性代码X7R
温度系数15% ppm/°C
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
宽度3.2 mm
谷歌彻底挂了?山人自有妙计!
[i=s] 本帖最后由 dontium 于 2015-1-23 11:39 编辑 [/i]试试谷粉搜搜,gfsoso....
晴天7227 模拟与混合信号
晒晒eeworld礼品
谢谢eeworld,公司搬了新地址,中间出了点小叉子,隆重谢谢soso姐姐帮忙解决...
elvike 聊聊、笑笑、闹闹
用Verilog 和VHDL 的比例
大家来投下票好象国外一般用verilog,但以前国内不少人用VHDL自己先来投我用verilog ,偏c,所以好学...
settleinsh FPGA/CPLD
CircuitPython在2021年目标
以下翻译自:https://blog.adafruit.com/2021/01/01/where-should-circuitpython-go-in-2021-circuitpython2021-circuitpython/随着2021年的到来,让我们花一些时间来分享2021年CircuitPython的目标。就像过去的几年(2019年和2020年的完整摘要)一样,我们希望CircuitPyth...
dcexpert MicroPython开源版块
TAME-A的问题。求解
CCISx Bit13-12Capture/compare input select. These bits select the TACCRx input signal.See the device-specific datasheet for specific signal connections.00 CCIxA01 CCIxB10 GND11 VCC怎么理解?msp430 x1xx系列输入...
xulongcheng2008 微控制器 MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 712  980  1041  1354  1462 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved