电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GBCGA41.2416/12.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GBCGA41.2416/12.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GBCGA41.2416/12.500规格参数

参数名称属性值
Objectid4000531126
包装说明PACKAGE-16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
我想计算一个电路中模拟量误差
比如电阻电容误差,温漂带来的阻容值误差等等,想问一下,电流或者漏电流互感器的线性度和允许误差可以叠加吗?就是如何考虑互感器的误差!!! ...
西里古1992 模拟电子
请问在WinCE6.0中怎么导入BSP呀
请问在WinCE6.0(集成到Visual Studio 2005中的)中怎么导入外部的BSP呀 小弟急用 谢啦...
yuanju188 嵌入式系统
12年 在历史中DS3042M示波器依然在创造历史!
作为RIGOL DS3402M示波器在中国高等院校的首批用户。我们几十年来一直信赖她。 几十年前,历史创造了DS3402M; 今天。DS3402M依然创造着历史! ...
jth 综合技术交流
电子工程师的宿命
年龄:26 学历:大专 专业:电子应用 行业:电力系统,主要负责嵌入式的辅助开发工作 特长:PCB设计,C程序的开发 工作经验:5年 感言:工作这么多年,深深感觉到电子技术的发展速度之快,对做这一行 ......
Ice_River2 单片机
LabVIEW在控制系统中的应用
LabVIEW在控制系统中的应用...
安_然 测试/测量
UART_SendByte('\r')
最近在看一段操作2410的UART的代码,有一些疑问,请各位大侠指教。 void UART_SendStr(char const *str) { whlie(*str!='\0') { if(*str=='') UART_SendByte('');//为什 ......
wanghuahua 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1707  1153  2067  2347  360  35  24  42  48  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved