电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCB30.720/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCB30.720/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCB30.720/25.000规格参数

参数名称属性值
Objectid4000505927
包装说明,
Reach Compliance Codecompliant

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
仅手掌大小的高效无风扇PC(新汉)
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 新汉EZ控制器是超小尺寸和低成本的无风扇PC,特别适用于空间大小限制的运算处理。除了广受欢迎的NISE 100 无风扇PC,新汉最新发布的EA控制 ......
探路者 消费电子
【新年新计划】明天会更好
想起来,挺怀旧的。2012年大学毕业,2012年6月8号在EEWORLD注册账号,中间因为工作原因,消失了3年多,这中间,也收到了很多EEWORLD的邮件,但是都没能登陆EEWORLD,这一晃,做硬件已经5年了, ......
huwei900823 聊聊、笑笑、闹闹
全球第一款单芯片纯数据无线通讯模块
深圳市有方科技M2M团队向业内推出 全球第一款纯数据的GPRS工业级模块M590E 特点: 1,体积小 2,功耗低 3,工作温度:-40℃~80℃ ==================================================== ......
neoway1345 医疗电子
各种语言计算圆周率的程序
无意中看到一个介绍各种语言计算任意精度圆周率的网站,常见的编程语言都有,分享给大家。 467959 https://rosettacode.org/wiki/Pi 10 PRINT CHR$(147) 20 n = 100 3 ......
dcexpert DIY/开源硬件专区
[任性DIY]简易音频信号源
玩模拟电路的都需要个音频信号源吧?(只晚射频电路的除外,避免抬杠:surrender:) 就算没有专门的信号源,电脑声卡、MP3甚至手机都可以拿来顶替一下。我也经常是用连在电脑上的DAC来获得音频信号 ......
cruelfox DIY/开源硬件专区
问个基于FPGA的PS/2鼠标控制器的问题
问个基于FPGA的PS/2鼠标控制器的问题,普通的鼠标要发送3bytes数据到FPGA,想问下这3bytes数据是按1byte各自加上起始奇偶和停止分三次发送呢,还是3byte一起发,只加一次起始奇偶和停止呢?求做 ......
northcamel FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 51  2042  873  1413  1863  2  42  18  29  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved