电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

BR-W5006

产品描述SILICON BRIDGE RECTIFIERS
文件大小30KB,共2页
制造商HY Electronic
官网地址http://www.hygroup.com.tw
下载文档 全文预览

BR-W5006概述

SILICON BRIDGE RECTIFIERS

文档预览

下载PDF文档
BR10/15/25/35/50A W SERIES
SILICON BRIDGE RECTIFIERS
REVERSE VOLTAGE
-
FORWARD CURRENT
-
BRW
METAL HEAT SINK
50
to
1000Volts
10/15/25/35/50Amperes
FEATURES
Surge overload -240~500 amperes peak
Low forward voltage drop
Mounting position: Any
Electrically isolated base -2000 Volts
Solderable 0.25" FASTON terminals
Materials used carries U/L recognition
1.200
(30.5)MIN
.442(11.23)
.424(10.77)
.42(1.07)
.38(0.97)
Hole for
No.8 screw
193"(4.9)diam
1.130(28.7)
1.114(28.3)
1.130(28.7)
1.114(28.3)
.732(18.6)
.693(17.6)
.469(11.9)
.429(10.9)
.732(18.6)
.693(17.6)
Dimensions in inches and (milimeters)
MAXIMUM RATINGS AND ELECTRICAL CHARACTERISTICS
Rating at 25℃ ambient temperature unless otherwise specified.
Resistive or inductive load 60H
Z
.
For capacitive load current by 20%
BR-W
10005
BR-W
1001
1501
2501
3501
5001
100
70
10
BR-W
10
I
FSM
240
BR-W
15
300
BR-W
1002
1502
2502
3502
5002
200
140
15
BR-W
25
400
BR-W
1004
1504
2504
3504
5004
400
280
25
BR-W
35
BR-W
1006
1506
2506
3506
5006
600
420
BR-W
1008
1508
2508
3508
5008
800
560
35
BR-W
50
BR-W
1010
1510
2510
3510
5010
1000
700
50
500
V
V
A
UNIT
CHARACTERISTICS
SYMBOL
15005
25005
35005
50005
Maximum Recurrent Peak Reverse Voltage
Maximum RMS Bridge Input Voltage
Maximum Average Forward
Rectified Output Current at
Peak Forward Surage Current
8.3ms Single Half Sine-Wave
Super Imposed on Rated Load
Maximum Forward Voltage Drop
Per Element at 5.0/7.5/12.5/17.5/25.0A Peak
Maximum Reverse Current at Rated
DC Blocking Voltage Per Element
Operating Temperature Rang
Storage Temperature Rang
@T
A
=25℃
@Tc=55℃
V
RRM
V
RMS
I
(AV)
50
30
400
A
V
F
I
R
T
J
T
STG
1.1
10.0
-55 to +125
-55 to +125
V
uA
~ 365 ~
有谁[做酒店数字电视改造方案]可供参考
请看看以下资料,是我一个网友发来的, 先拿出来分亨一下吧,或许你们会用得着43630 方案基本原理:用30多个机顶盒调制出30多个频道的模拟信号,供给100-200个房间都能收看30多个频道。 酒店按 ......
xyh_521 工业自动化与控制
PCB 3D
PCB 3D显示的时候,想导入塑料外壳进行匹配,目前只有2D的塑壳CAD的图纸,该如何导入和处理??? ...
y2018y PCB设计
FPGA高级时序综合教程
165574 165575 ...
琉璃珠 FPGA/CPLD
请大家看看我的小i程序有什么问题(请尽量指出)
我写了一个程序,但在处理按键的模块,就出现问题。发觉Verilog HDL,跟C语言很不同。有时问题,想不出原因。 下面是我的处理按键的模块的程序,我的目的是,按一按键,LED就亮或灭。 帮我看 ......
qianping003 FPGA/CPLD
条条道路通节能 节能的挑战与机遇在何处
摩尔定律表明,每24个月(后来业界修正为18个月)IC上可容纳的晶体管数量增加一倍,性能也将提升一倍。2000年底网络泡沫破灭后,人们最为关心成本,其次是功耗和性能。这两年,随着便携式产品的异 ......
clj2004000 电源技术
altium designer 16 画4层板 中间內电层 电源地 需要额外连接吗
在画4层板时,,增加內电层,,NET选择是地后,还需要额外操作使这一层和电源地连接起来吗? ...
hust_wj PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2843  2833  1420  2673  371  29  59  39  46  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved