电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CDR36BP680AFWRAJ

产品描述Ceramic Capacitor, Ceramic,
产品类别无源元件    电容器   
文件大小140KB,共17页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

CDR36BP680AFWRAJ概述

Ceramic Capacitor, Ceramic,

CDR36BP680AFWRAJ规格参数

参数名称属性值
Objectid7215578979
包装说明, 0603
Reach Compliance Codeunknown
ECCN代码EAR99
电容0.000068 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度0.91 mm
JESD-609代码e0
长度1.6 mm
安装特点SURFACE MOUNT
多层Yes
负容差1%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法TR, 7 Inch
正容差1%
额定(直流)电压(URdc)50 V
参考标准MIL-PRF-55681
尺寸代码0603
表面贴装YES
温度特性代码BP
温度系数30ppm/Cel ppm/°C
端子面层Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度0.81 mm
IAR软件编程调试问题
各位大神 这个是IAR调试有哪些用途呢?怎么使用呀求详细解答和指导步骤感谢啦...
小飞侠859 微控制器 MCU
C语言如何给结构体中的数据定义位域?
正常如果给结构体成员设置大小应该是下边这样[code]typedef struct{char a:1;char b:1;char c:3;char d:3;}[/code]如果想在结构体中定义一个数组,规定数组中每个成员的位域大小应该怎么做?比如规定buf的长度为4,buf中的每个成员占2位,buf[4]一共占1个字节应该怎么做?char buf[4];...
littleshrimp 单片机
FPGA PLL 的问题
请问各位大侠 fpga提供的锁相环 锁定的结果是频率相等,相位差恒定,但每次使用锁相环最终锁定的相位差值是不变的吗??如果对时钟相位有要求的设计怎么办?...
eeleader FPGA/CPLD
我想问一下关于绘制原理图的问题
第一次绘制板子,我想在板子上弄一些孔,这些孔作为电源输入和信号的输出,这些孔我画原理图的时候防止什么元件呢?...
lengmian1001 PCB设计
学习 MSP430
按照TI给的样板程序,照葫芦画瓢,控制LED看来没有什么问题。只控制输出相对较简单。根据学习资料,再往下看看,三个时钟,中断,寄存器,接下去要学的东西简直太复杂。在这之前,不如先做点有趣的实验,给自己壮壮胆,打打气吧。这个实验我改装了一个石英钟作为我的控件。石英钟是个很简单但十分巧妙的步进电机,它只有一组线圈,是通过一正一反的脉冲信号推动的。转子是一个永磁磁芯,每个脉冲推动转载转动180度。时钟芯...
John_sea 微控制器 MCU
关于PCB 和布线方面的问题
请问大神,去哪里能找到一些作品 设计的 电路原理图和PCB图资料,还有关于AD软件布线方面的资料呢 ?...
如霜 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 43  326  392  1013  1193 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved