电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GBTCB12.000/12.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GBTCB12.000/12.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GBTCB12.000/12.500规格参数

参数名称属性值
Objectid106674679
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

求filter wiz pro v5.26 注册机
如题:) :) :)...
ch0721 模拟电子
linux下面qsort的用法
qsort如果做LINUX开发的人应该不陌生了,系统自带的快排函数,下面是对它的基本讲解和对一些数据结构来排序的具体事例应用,这些事例是可以很容易就应用到你的项目中去的。** 关于快排函数的一 ......
wanghongyang Linux开发
CMOS电路设计、布局与仿真
CMOS电路设计、布局与仿真(第2版·第2卷)》是CMOS集成电路设计领域的一部力作,是作者20多年教学和研究成果的总结,内容涵盖电路设计流程、EDA软件、工艺集成、器件、模型、数字和模拟集 ......
arui1999 下载中心专版
一起来看看 @ihalin是怎么玩Newbit的
大家收到Newbit已经有半个月了吧,参与dcexpert带你玩 Newbit (bbc micro:bit 中国版)活动了吗? 截止到4月28日活动结束我们将选出三名网友赠送可充电、触控开关、无极调光LED护眼灯以示鼓 ......
eric_wang MicroPython开源版块
插电脑usb供电
为什么用usb供电,电路不工作呢,是不是电源的问题啊?...
farmerhou 嵌入式系统
【C6000线性汇编】常数数组定义
我正在自学DSP编程,用线性汇编来改写程序的时候,不知道如何在.sa文件中定义【常数数组】?求大神帮助~具体说明:目的:利用 系数矩阵 进行运算,如Y=X*T,X为输入数据矩阵,T为系数矩阵(常 ......
awaker DSP 与 ARM 处理器

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1143  2704  1190  567  1492  23  55  24  12  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved