电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCA27.000/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATCA27.000/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCA27.000/25.000规格参数

参数名称属性值
Objectid106654552
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
使用img_lib的问题
本帖最后由 dontium 于 2015-1-23 13:25 编辑 第一次使用img_lib库,想使用库里的IMG_ycbcr422p_rgb565函数 头文件已经添加了,但在编译时报错 error: symbol referencing errors - \'./bin ......
pilot 模拟与混合信号
altera的11.0的开发软件出来了,有人用没?
11.0的出来了,我安装了看了哈。。感觉不错,DSP的也用了哈。。。。。。 有人用过吗? 她的驱动包很大呀,quartusII和NIOSII集成在了一起。。。。安装快捷方便。。。。。...
shilaike FPGA/CPLD
2015中国(上海)国际康复护理及养身展览会
CIHE 2015 中国(上海)国际健康产业博览会 2015 China(Shanghai)International Health Industry Exhibition 2015中国(上海)国际康复护理及养身展览会 2015 Shanghai International ......
hjj7777777 医疗电子
求教一个模拟电路的简单问题
4302643027 我无法正常设置其静态工作点。根据资料显示当IB为10uV左右,并且VCE在8V左右的时候,IC应该是4MA多吧,为什么跟仿真结果不一致呢? 本人新手。请问下大家是哪里出了问题呢?...
hy5239 模拟电子
【米尔MYC-JX8MPQ评测】+QT调用OpenCV库进行测试
我们编译完成OpenCV库之后还是需要测试下,切最终在下位机中进行测试,所以我选择了使用QT进行一个交叉编译,把使用QT图形界面把OpenCV跑起来。 QT的环境不用动,还是使用我们之前配置好的。 ......
流行科技 测评中心专版
求帮忙编写AVR单片机程序(用iccavr编译 用proteus仿真)
基于atmega128的LCD显示设计 基本要求: 1 通过虚拟终端由键盘输入数据,并将接收的数据在液晶屏进行显示。 2 通过按键改变显示方式。 3 显示方式包括:静止显示、整体闪烁、单字闪烁、 ......
睫毛上的水晶 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1395  134  897  2298  288  29  3  19  47  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved