电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7M6315US47D4

产品描述Supervisory Circuit
文件大小383KB,共6页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 全文预览

PT7M6315US47D4概述

Supervisory Circuit

文档预览

下载PDF文档
PT7M6315US
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Supervisory Circuit
Features
Highly accurate:
1.5%
(25°
C)
Detect voltage range: 1.8 to 5V in 100mV
increments
Operating voltage range: 1.0V ~ 5.5V
Operating temperature range: -40° to + 85°
C
C
Detect voltage temperature characteristics:
2.5% 
TYP
Output configuration: N-channel open drain
Three reset timeout period available:
typical 1.6ms for PT7M6315USxxD1;
typical 26ms for PT7M6315USxxD2;
typical 200ms for PT7M6315USxxD3;
typical 1570ms for PT7M6315USxxD4;
Description
The series are designed to monitor power supplies in µ
P
and digital systems. It provides excellent circuit
reliability and low cost by eliminating external
components and adjustments, and a debounced manual
reset input.
This device performs a single function: it asserts a reset
signal whenever the V
CC
supply voltage falls below a
preset threshold or whenever manual reset is asserted.
Reset remains asserted for an internally programmed
interval (reset timeout period) after V
CC
has risen above
the reset threshold or manual reset is deasserted.
The PT7M6315USxx are open-drain RESET output.
They can be pulled up to a voltage higher than V
CC
.
The serials come with factory-trimmed reset threshold
voltages in 100mV increments from 1.8V to 5V. Preset
timeout periods of 200ms (typ.) for PT7M6315USxxD3,
1570ms (typ.) for PT7M6315USxxD4, and 26ms for
PT7M6315USxxD2 are available.
Pin Configuration
PT7M6315USxxD3F/D4F
1
GND
VCC
4
2
RST
SOT143-4
MR
3
Pin Description
Name Type
RST
MR
I/O
I
P
P
Description
Reset Output:
RST is asserted when V
CC
drops below voltage threshold V
TH-
. Active low.
Manual Reset:
A logic low on MR asserts reset. Reset remains asserted as long as MR is low, and for the
reset timeout period (t
RS
) after the reset conditions are terminated. Connect to V
CC
if not used.
Ground
Supply Voltage.
GND
V
CC
2015-09-0002
1
PT0197-4
09/15/15
CE5 CEidt OnChar函数不响应
事情是这样的, 我原来在ce4.2上做的程序,对edit输入有限制,限制的方法是重载CEdit为CImputEdit类,在其中重载OnChar, 在把使用限制的edit定义处改为CImputEdit;是限制成功的. 现在我把程序拿 ......
ttyugg 嵌入式系统
试用报告5-实现报告
58876经过前几期的了解,我已经实现了初步的人脸检测 同时试用板子也到期啦。。。哈哈 我实现了人脸图像的采集和处理 待会会在附件中上传我采集的图像! 下面我就介绍一下我的软件实 ......
qixiangyujj FPGA/CPLD
zigbee低功耗透传
低功耗一直都是zigbee技术最为重要的特性,但是在实际使用过程中,低功耗透传一直都是一个难点。当终端模块进入到休眠模式后,如何协调唤醒、发送数据和再次休眠值得深入研究。我这里已经成功解 ......
04506hex 无线连接
“迈步在脉冲测试之前”—脉冲校准
运行 AutocalScope在进行任何脉冲校准之前,应运行AutocalScope。为了获得最佳的脉冲IV结果,也应在当天的第一个实验之前运行AutocalScope。 1. 4200-SCS必须在开机30分钟后才可以进行任何校 ......
Jack_ma 测试/测量
关于奥运期间论坛方面的管理
各位好, 9月20日前,EEWORLD社区将对帖子进行严格审核,也就是说大家发的帖子先经过社区审核后才能显示, 所以,大家的帖子发布后,需要有很短的一个审核时间,请大家多多理解! 每天 ......
voyage620 为我们提建议&公告
学习EMI/EMC设计应该从何处入手?
提问:陶老师您好,我是应用电子技术专业毕业的,现在做设计,要考虑EMI/EMC问题,可在学校里没学过相关内容啊?想问陶老师,我要自学这些东西应该从哪里着手? 答复:顾名思义,EMI就是关于如 ......
草原狼王 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 182  2684  1263  1441  1481  43  15  32  54  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved