电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

25HDA5762-F-FREQ

产品描述LVDS Output Clock Oscillator, 60MHz Min, 320MHz Max, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小261KB,共1页
制造商Euroquartz
官网地址http://www.euroquartz.co.uk/
标准
下载文档 详细参数 全文预览

25HDA5762-F-FREQ概述

LVDS Output Clock Oscillator, 60MHz Min, 320MHz Max, ROHS COMPLIANT, SMD, 6 PIN

25HDA5762-F-FREQ规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codecompli
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; COMPLIMENTARY OUTPUT
最长下降时间1 ns
频率调整-机械NO
频率稳定性100%
安装特点SURFACE MOUNT
最大工作频率320 MHz
最小工作频率60 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
输出负载50 OHM
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间1 ns
最大供电电压2.625 V
最小供电电压2.375 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
EURO
QUARTZ
DESCRIPTION
HDA576 series LVDS output oscillators cover the frequency range
750kHz to 800MHz. The design consists of a crystal operating in 3rd
overtone mode, without a PLL circuit.
SPECIFICATION
Frequency Range:
60MHz to 320.0MHz
Output Logic
LVDS
Phase Noise:
See table
Frequency Stability:
See table
Operating Temp Range
Commercial:
-10° to +70°C
Industrial:
-40° to +85°C
Input Voltage:
+2.5VDC ±5% or +3.3VDC ±5%
Output Logic
High '1' V
OH
:
1.4V typical, 1.6V max.
Low '0' V
OL
:
0.9V min., 1.1V typical
Differential Output Voltage V
OD
:
247mV min., 355mV typ.,
454mV max. Output 1 - Output 2
Differential Output Error dV
OD
: -50mV min., 50mV max.
Output Offset Voltage V
OS
:
1.125V min., 1.20V typ., 1.375V max.
OS
:
Offset Magnitude Error dV
0mV min., 3mV typ., 25mV max.
Rise/Fall Times:
0.7ns typical, 1.0ns max.
(20% to 80% of LVDS waveform)
Current Consumption
(15pF load):
16mA max at 212.5MHz
Load:
50W from each output
Start-up Time:
5ms typ., 10ms max.
Duty Cycle:
50%±5% (at 1.5V)
Drive Capability:
100 Ohms between outputs
Input Static Discharge Prot:
2kV min.
Storage Temperature Range:
-55°C to +150°C
Ageing:
±3ppm per year max., ±2ppm
thereafter. At T amb +25°C
Enable/Disable
No connection:
Both outputs enabled
Disable:
Both outputs are disabled when
control pad is taken below 0.3V
referenced to ground. Oscillator is
always 'on'. (Special request -
oscillator is off when disabled.)
Enable:
Both Outputs are enabled when
control pad is taken above 0.7 Vcc
referenced to ground.
ABSOLUTE MAXIMUM RATINGS
(Permanent
damage may be caused if operated beyond these limits.)
Supply Voltage Vdd:
+4.6VDC max.
Input Voltage Vi:
Vss -0.5 min., VDD +0.5V max.
Input Voltage Vo:
Vss -0.5 min., Vdd +0.5V max.
HDA576 LVDS OSCILLATORS
7x5mm SMD 6 pad
OUTLINE & DIMENSIONS
PHASE NOISE
(155.520MHz)
Offset
10Hz
100Hz
1kHz
10kHz
100kHz
1MHz
10MHz
dBc/Hz
-72
-100
-125
-132
-142
-147
-149
JITTER
(155.520MHz)
Typ.
Max.
Integrated Phase Jitter: 0.25ps 4.0ps
(12kHz to 20MHz)
Period Jitter:
3.0ps
(RMS)
Period Jitter:
21ps
(peak to peak)
PART NUMBERS
HDA576 oscillator part numbers are derived as follows:
STABILITY OVER TEMPERATURE RANGE
Stability
±ppm
25
50
100
25
50
100
Temperature Range Order Code
°C
-10 to +70
-10 to +70
-10 to +70
-40 to +85
-40 to +85
-40 to +85
A
B
C
D
E
F
Example:
Supply Voltage
25 = 2.5VDC
3 = 3.3VDC
Series Designation
Package Style
5761 or 5762
Stability Code
(See table)
Frequency
3HDA5762-A-250.000
EUROQUARTZ LIMITED Blacknell Lane CREWKERNE Somerset UK TA18 7HE
Tel: +44 (0)1460 230000 Fax: +44 (0)1460 230001 Email: info@euroquartz.co.uk www.euroquartz.co.uk
分少题难,不好意思,挣分后再加分:请教:2.4.20内核,重接同一个U盘,第2次时肯定读不出来
用到的驱动有:usbcore.o, usb-uhci.o, usb-storage.o 实验如下: 1. 先加载这3个驱动,然后接上U盘,执行“dd if=/devfs/scsi/host0/bus0/target0/lun0/disc of=mbr.bin bs=512 count=1 ......
fpgafuns 嵌入式系统
51读写u盘
/* 这个程序用180行C代码就能够读取FAT16文件系统U盘的根目录,可以看到根目录下的文件名,并可显示首文件内容,不过,该程序很不严谨,也没有任何错误处理,对U盘兼容性较差,只是用于简单试验,作为参 ......
njlianjian 51单片机
删帖
本帖最后由 chenzumaok 于 2018-1-19 06:10 编辑 删帖...
chenzumaok TI技术论坛
PWM波的占空比?
改变PWM波的占空比可以让电机转,改变PWM波的周期可以 调速。假如周期为500,我让占空比从10变到490和从240变到 260会有什么不一样?请各位高手不吝赐教,谢谢! ...
nick35 微控制器 MCU
对比方案赛+TPS40304 Compensation_Calculation
Required: Inputvoltage: 10 – 16V;OutPutvoltage:3.3 ;MaxOutputCurrent:1Amp;Ripple: ±5%Step1:161585 Step2: 161586 Step3:Choosing Controller Option in the sniped picture mentione ......
jasonheeeeee 模拟与混合信号
从0开始学习FPGA之(PLC/FPGA 认识)
1. 可编程逻辑器件的发展历程 当今社会是数字化的社会,是数字集成电路广泛应用的社会。数字集成电路本身在不断地进行更新换代。它由早期的电子管、晶体管、小中规模集成电路、发展到超大规 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1471  1409  979  1115  816  25  26  14  15  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved