电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MKSI-08L-2000-275-6-N53

产品描述D Type Connector, 65 Contact(s), Female, 0.07 inch Pitch, Surface Mount Terminal, Locking, Receptacle
产品类别连接器    连接器   
文件大小733KB,共1页
制造商AirBorn
下载文档 详细参数 全文预览

MKSI-08L-2000-275-6-N53概述

D Type Connector, 65 Contact(s), Female, 0.07 inch Pitch, Surface Mount Terminal, Locking, Receptacle

MKSI-08L-2000-275-6-N53规格参数

参数名称属性值
是否Rohs认证不符合
Objectid315209039
Reach Compliance Codecompliant
ECCN代码EAR99
主体宽度0.431 inch
主体深度0.601 inch
主体长度3.106 inch
主体/外壳类型RECEPTACLE
联系完成配合AU
联系完成终止TIN/LEAD
触点性别FEMALE
触点材料BRASS
触点模式STAGGERED
触点样式RND PIN-SKT
最大插入力1.668 N
绝缘电阻5000000000 Ω
绝缘体材料GLASS FILLED LIQUID CRYSTAL POLYMER
制造商序列号MKSI
插接触点节距0.07 inch
匹配触点行间距0.08 inch
安装选项1LOCKING
安装方式RIGHT ANGLE
安装类型BOARD
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-55 °C
PCB接触模式STAGGERED
PCB触点行间距3.7592 mm
电镀厚度50u inch
额定电流(信号)3 A
可靠性COMMERCIAL
外壳面层ELECTROLESS NICKEL
外壳材料ALUMINUM ALLOY
端子节距1.778 mm
端接类型SURFACE MOUNT
触点总数65
撤离力-最小值.139 N
UCC28019升压
请问有人做过高功率因数的电源没?UCC28019芯片。还有Boost升压电路的电感自己缠绕的跟一般的那种电感有什么区别?...
Aque.. 电源技术
基于ZX-2型FPGA开发板的串口示波器(五)
[i=s] 本帖最后由 小梅哥 于 2015-4-8 17:03 编辑 [/i][align=left][color=#000000]系统仿真验证及[/color][font=Calibri][color=#000000]testbench[/color][/font][color=#000000]的编写[/color][/align][b][font=宋体][size=5][color=#000...
小梅哥 FPGA/CPLD
raw-os 以及micro raw-os的开发仓库
由于google code 由于某些原因经常稳不稳定,现所有仓库的地址都已经迁往github.raw-os 的github 仓库地址为:[url]https://github.com/jorya/raw-os[/url]micro raw-os 的github仓库地址为:[url]https://github.com/jorya/micro-raw-os[/url]...
jorya_txj 嵌入式系统
版图实现与工艺实现的问题
具体在做芯片设计的时候,完成代码级设计后对于全定制流程而言主要是要进行模块划分与电路设计和版图实现。对比建筑领域的三视图我们的版图一般是一个顶层视图,但并不完全。各层的描述与实现近似的描述了三维状况。但是对于版图实现,研究的意义在于两点:1.低开销实现所需电路;2.易于复用及流程化使用(并不全是)。实际上,市场有工艺模拟工具也有器件模拟工具还有电路模拟工具,各个点的实现与验证都是有一个良好的平台的...
icfb PCB设计
【平头哥RVB2601创意应用开发】 六、RVB2601之声音播放测试
RVB2601提供了Player Demo,测试后也能正常发声,是通过Cli命令行的方式控制的。Demo例程也比较简单,就不啰嗦了。在project窗口发现还有一些其他的声音文件于是想测试一下其他的声音在play_demo.c中加入头文件audio_res.h#include aos/aos.h#include aos/cli.h#include player_demo.h#include wel...
kit7828 玄铁RISC-V活动专区
异步时域数据处理
我用cpld做了两块板子,一块AD ,串并转换发射数据,一块接收数据。但接收数据总是有点不准确,后来发现原因是时钟不同步,但是没办法把两块板子用同一个时钟源,两块板子上的晶振都是75M,数据的速率是12.5M 用接收的板子去读发射的数据有点不正确,后来做了乒乓操作也没有效果,大家有什么比较好的办法吗?...
gaosjp FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 54  65  985  1034  1340 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved