电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

W181-51GT

产品描述Peak-Reducing EMI Solution
文件大小182KB,共9页
制造商Cypress(赛普拉斯)
下载文档 选型对比 全文预览

W181-51GT概述

Peak-Reducing EMI Solution

文档预览

下载PDF文档
W181
Peak-Reducing EMI Solution
Features
Cypress PREMIS™ family offering
• Generates an EMI optimized clocking signal
at the output
• Selectable input to output frequency
• Single 1.25% or 3.75% down or center spread output
• Integrated loop filter components
• Operates with a 3.3V or 5V supply
• Low-power CMOS design
• Available in 8-pin small outline integrated circuit
(SOIC) or 14-pin thin shrink small outline package
(TSSOP select options only)
Simplified Block Diagram
3.3 or 5.0V
Pin Configurations
SOIC
W181-01/51
CLKIN or X1
NC or X2
GND
SS%
1
2
3
4
8
7
6
5
FS2
FS1
VDD
CLKOUT
X1
XTAL
Input
X2
40 MHz
Max.
W181
Spread Spectrum
Output
(EMI suppressed)
CLKIN or X1
NC or X2
GND
3.3 or 5.0V
SS%
1
2
3
4
8
7
6
5
SSON#
FS1
VDD
CLKOUT
TSSOP
FS2
CLKIN or X1
Oscillator or
Reference Input
1
2
3
4
5
6
7
14
13
12
11
10
9
8
NC
NC
FS1
NC
VDD
NC
CLKOUT
W181-02/03
W181-52/53
W181-01
W181
Spread Spectrum
Output
(EMI suppressed)
NC or X2
GND
NC
SS%
NC
Cypress Semiconductor Corporation
Document #: 38-07152 Rev. *D
3901 North First Street
San Jose
,
CA 95134
408-943-2600
Revised July 06, 2004

W181-51GT相似产品对比

W181-51GT CYW181-01SXT W181-01X W181-02GT
描述 Peak-Reducing EMI Solution Peak-Reducing EMI Solution Peak-Reducing EMI Solution Peak-Reducing EMI Solution

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 8  1046  2579  219  1141  49  2  23  6  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved