电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIHF9640S

产品描述Power MOSFET
产品类别分立半导体    晶体管   
文件大小208KB,共11页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 选型对比 全文预览

SIHF9640S概述

Power MOSFET

SIHF9640S规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码D2PAK
包装说明SMALL OUTLINE, R-PSSO-G2
针数4
Reach Compliance Codeunknow
ECCN代码EAR99
其他特性AVALANCHE RATED
雪崩能效等级(Eas)700 mJ
配置SINGLE WITH BUILT-IN DIODE
最小漏源击穿电压200 V
最大漏极电流 (Abs) (ID)11 A
最大漏极电流 (ID)11 A
最大漏源导通电阻0.5 Ω
FET 技术METAL-OXIDE SEMICONDUCTOR
JEDEC-95代码TO-263AB
JESD-30 代码R-PSSO-G2
JESD-609代码e0
元件数量1
端子数量2
工作模式ENHANCEMENT MODE
最高工作温度150 °C
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
极性/信道类型P-CHANNEL
最大功率耗散 (Abs)125 W
最大脉冲漏极电流 (IDM)44 A
认证状态Not Qualified
表面贴装YES
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子位置SINGLE
处于峰值回流温度下的最长时间30
晶体管应用SWITCHING
晶体管元件材料SILICON
Base Number Matches1

文档预览

下载PDF文档
IRF9640S, SiHF9640S, IRF9640L, SiHF9640L
Vishay Siliconix
Power MOSFET
PRODUCT SUMMARY
V
DS
(V)
R
DS(on)
()
Q
g
(Max.) (nC)
Q
gs
(nC)
Q
gd
(nC)
Configuration
- 200
V
GS
= - 10 V
44
7.1
27
Single
S
FEATURES
Halogen-free According to IEC 61249-2-21
Definition
• Surface Mount
• Available in Tape and Reel
• Dynamic dV/dt Rating
• Repetitive Avalanche Rated
• P-Channel
• Fast Switching
• Ease of Paralleling
• Compliant to RoHS Directive 2002/95/EC
0.50
I
2
PAK
(TO-262)
D
2
PAK
(TO-263)
DESCRIPTION
G
G
G
D
S
D
S
D
P-Channel MOSFET
Third generation Power MOSFETs from Vishay provide the
designer with the best combination of fast switching,
ruggedized device design, low on-resistance and
cost-effectiveness.
The D
2
PAK (TO-263) is a surface mount power package. It
provides the highest power capability and the lowest
possible on-resistance in any existing surface mount
package. The D
2
PAK (TO-263) is suitable for high current
applications because of its low internal connection
resistance and can dissipate up to 2.0 W in a typical surface
mount application. The through-hole version (IRF9640L,
SiHF9640L) is available for low-profile applications.
D
2
PAK (TO-263)
-
IRF9640STRRPbF
a
SiHF9640STR-E3
a
I
2
PAK (TO-262)
SiHF9640L-GE3
IRF9640LPbF
SiHF9640L-E3
ORDERING INFORMATION
Package
Lead (Pb)-free and Halogen-free
Lead (Pb)-free
Note
a. See device orientation.
D
2
PAK (TO-263)
SiHF9640S-GE3
IRF9640SPbF
SiHF9640S-E3
D
2
PAK (TO-263)
-
IRF9640STRLPbF
a
SiHF9640STL-E3
a
ABSOLUTE MAXIMUM RATINGS
(T
C
= 25 °C, unless otherwise noted)
PARAMETER
Drain-Source Voltage
Gate-Source Voltage
Continuous Drain Current
Pulsed Drain
Linear Derating Factor
Linear Derating Factor (PCB Mount)
e
Single Pulse Avalanche Energy
b
Avalanche Current
a
Repetiitive Avalanche Energy
a
Maximum Power Dissipation
Maximum Power Dissipation (PCB Mount)
e
Peak Diode Recovery dV/dt
c
Operating Junction and Storage Temperature Range
Soldering Recommendations (Peak Temperature)
Current
a
V
GS
at - 10 V
T
C
= 25 °C
T
C
= 100 °C
SYMBOL
V
DS
V
GS
I
D
I
DM
LIMIT
- 200
± 20
- 11
- 6.8
- 44
1.0
0.025
700
- 11
13
125
3.0
- 5.0
- 55 to + 150
300
d
UNIT
V
A
W/°C
mJ
A
mJ
W
V/ns
°C
E
AS
I
AR
E
AR
T
C
= 25 °C
T
A
= 25 °C
P
D
dV/dt
T
J
, T
stg
for 10 s
Notes
a. Repetitive rating; pulse width limited by maximum junction temperature (see fig. 11).
b. V
DD
= - 50 V, starting T
J
= 25 °C, L = 8.7 mH, R
g
= 25
,
I
AS
= - 11 A (see fig. 12).
c. I
SD
- 11 A, dI/dt
150 A/μs, V
DD
V
DS
, T
J
150 °C.
d. 1.6 mm from case.
e. When mounted on 1" square PCB (FR-4 or G-10 material).
* Pb containing terminations are not RoHS compliant, exemptions may apply
Document Number: 91087
S11-1052-Rev. D, 30-May-11
www.vishay.com
1
This document is subject to change without notice.
THE PRODUCTS DESCRIBED HEREIN AND THIS DOCUMENT ARE SUBJECT TO SPECIFIC DISCLAIMERS, SET FORTH AT
www.vishay.com/doc?91000

SIHF9640S相似产品对比

SIHF9640S IRF9640L SIHF9640L
描述 Power MOSFET Power MOSFET Power MOSFET
是否Rohs认证 不符合 不符合 -
包装说明 SMALL OUTLINE, R-PSSO-G2 FLANGE MOUNT, R-PSFM-T3 -
Reach Compliance Code unknow unknown -
ECCN代码 EAR99 EAR99 -
配置 SINGLE WITH BUILT-IN DIODE SINGLE -
最小漏源击穿电压 200 V 200 V -
最大漏极电流 (ID) 11 A 11 A -
最大漏源导通电阻 0.5 Ω 0.5 Ω -
FET 技术 METAL-OXIDE SEMICONDUCTOR METAL-OXIDE SEMICONDUCTOR -
JEDEC-95代码 TO-263AB TO-220AB -
JESD-30 代码 R-PSSO-G2 R-PSFM-T3 -
元件数量 1 1 -
端子数量 2 3 -
工作模式 ENHANCEMENT MODE ENHANCEMENT MODE -
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY -
封装形状 RECTANGULAR RECTANGULAR -
封装形式 SMALL OUTLINE FLANGE MOUNT -
峰值回流温度(摄氏度) 240 NOT SPECIFIED -
极性/信道类型 P-CHANNEL P-CHANNEL -
认证状态 Not Qualified Not Qualified -
表面贴装 YES NO -
端子形式 GULL WING THROUGH-HOLE -
端子位置 SINGLE SINGLE -
处于峰值回流温度下的最长时间 30 NOT SPECIFIED -
晶体管元件材料 SILICON SILICON -
Base Number Matches 1 1 -
【helper 2416】第六弹 helper2416 +linux驱动移植之DM9000A以太网
1.简单介绍下DM9000A: DM9000A是一款由中国台湾DAVICOM公司推出的一款高速以太网接口芯片,该芯片完全集成的和符合成本效益单芯片快速以太网MAC控制器与一般处理接口,一个10/100M自适应 ......
陌路绝途 嵌入式系统
关于MB90092 子屏显示的问题
我现在想用富士通的视频叠加MB90092芯片子屏显示功能,主屏可以正常显示。 子屏显示的字符为一段乱码,代码如下: void MB90092_DisChar (UCHAR x,UCHAR y,int addr,UCHAR mul,UCHAR bc,UCHA ......
245016767 嵌入式系统
pin光电二极管尾纤封装怎么画?求助
334910 这是我用的光电二极管尾纤的基本信息,现在想用AD画电路图,但是一直不清楚怎么画?求大神指点 ...
黏三皮黏三皮 PCB设计
基于FPGA的多种形式分频的设计与实现
摘 要: 本文通过在QuartursⅡ开发平台下,一种能够实现等占空比、非等占空比整数分频及半整数分频的通用分频器的FPGA设计与实现,介绍了利用VHDL硬件描述语言输入方式,设计数字电路的过程。 ......
maker FPGA/CPLD
ez430-f2013无法识别
第一次安装驱动后仿真器可以工作,但是拔下后再插上就会提示windows无法识别,请问这是怎么回事?...
月光 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 775  623  2531  2277  833  35  50  59  53  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved