电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFB16.128/16.384

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACFB16.128/16.384概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFB16.128/16.384规格参数

参数名称属性值
Objectid113598762
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
黑莓 ——blackberry
所谓“黑莓”(BlackBerry)是指一种移动电子邮件系统终端,可以配合手机使用。 黑莓的来由在“911事件”中,美国通信设备几乎全线瘫痪,但美国副总统切尼的手机有黑莓功能,成功地进行了无线互 ......
soso 无线连接
致昨天下班后看了一晚上书的人,辛苦了
{:1_137:},这下我们又站在同一起跑线上了 182704 ...
mmmllb 聊聊、笑笑、闹闹
收到论坛的两本FPGA参考书籍
感谢XILINX和EEWORLD 这次活动,让我收到两本高级的FPGA参考书籍。 NETFPGA 开发指南。高级FPGA结构,设计和优化。 初步翻了两本书,感觉写得还不错。 本人一边学习,一边在论坛发表学习心得 ......
eeleader FPGA/CPLD
当让超级电容器放电时,请完全耗尽其电能!
转自:deyisupport http://www.deyisupport.com/resized-image.ashx/__size/550x0/__key/communityserver-blogs-components-weblogfiles/00-00-00-00-65/8306.d1.jpg 当为用于固态驱动器(S ......
okhxyyo 模拟与混合信号
串行数模转换 求解惑
单片机串行输入到 芯片DAC6311,输出0-5V的电平。程序应该怎么写。下图是 芯片输入口资料 ,弄了差不多两天自己照资料图上编了个串行信号 到芯片一直没输出电压,求程序参考。。。ORG 00H JMP S ......
hg200300 51单片机
如果can在短距离下可以正常收发,但长距离只能收不能发,是不是说明硬件问题
如果can在短距离下可以正常收发,但长距离只能收不能发,是不是说明硬件问题。 将长线改短线后程序能恢复。 不同的can设备板,可以收发,当然长距离会导致大量的错误帧。...
eaglewxy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2024  2475  2031  1829  19  41  50  37  1  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved