电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SIT9045AM-13-30DEA25.000625E

产品描述LVCMOS Output Clock Oscillator, 25.000625MHz Nom, PQFN, 4 PIN
产品类别无源元件    振荡器   
文件大小789KB,共13页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT9045AM-13-30DEA25.000625E概述

LVCMOS Output Clock Oscillator, 25.000625MHz Nom, PQFN, 4 PIN

SIT9045AM-13-30DEA25.000625E规格参数

参数名称属性值
是否Rohs认证符合
Objectid145139234746
包装说明SOLCC4,.1,49
Reach Compliance Codeunknown
最长下降时间2 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
安装特点SURFACE MOUNT
端子数量4
标称工作频率25.000625 MHz
最高工作温度125 °C
最低工作温度-55 °C
振荡器类型LVCMOS
输出负载15 pF
最大输出低电流4 mA
封装等效代码SOLCC4,.1,49
物理尺寸2.5mm x 2.0mm x 0.8mm
最长上升时间2 ns
筛选级别AEC-Q100
最大供电电压3.3 V
最小供电电压2.7 V
标称供电电压3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
毕业生想做电子工程师
毕业生想做电子工程师,要准备哪些知识,熟练哪些软件?...
WarrenEBuffet 求职招聘
【设计工具】赛灵思 ISE 12设计套件创新功能图文详解
这是亚太地区市场及应用总监张宇清赛灵思ISE12设计套件发布会上演讲PPT,张宇清详细介绍了ISE12的最新功能,并辅以图片演示介绍了ISE12如何加速FPGA开发。...
GONGHCU FPGA/CPLD
印制电路板的可测试性设计原则
印制电路板的可测试性设计原则1、由板子的具体电路和功能,可以选择板上的各个部分电路是否需要采用相应的测试点。印制电路板的可测试性设计原则1、由板子的具体电路和功能,可以选择板上的各个部分电路是否需要采用相应的测试点。2、应该有2或者2个以上的定位孔。3、定位孔的尺寸要求直径在3~5mm之间,另外位置一般不对称。4、测试点的位置应该在相应的焊接面上5、每根测试针最大可以承受2A的电流。6、每5个集成...
安_然 PCB设计
fpga项目需求
...
huangna FPGA/CPLD
怎么不让主机提示安装USB驱动
一个使用USB接口的打印机设备,当连入主机时,主机获取打印机设备的信息后会提示让安装打印机驱动,因为不进行图形打印,不安装驱动也能够正常文本打印,所以就不想装驱动了有没有办法不让主机老是提示安装打印机的驱动?是修改主机这端还是修改打印机那端?谢谢大家!...
zhaofengxiao 嵌入式系统
正式开通Blog
Blog测试,熟悉一下相关操作!...
liongt 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 592  1053  1240  1429  1516 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved