电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATGA27.000/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATGA27.000/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATGA27.000/16.000规格参数

参数名称属性值
Objectid113588906
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
急!请教:在EVC下如何实现像Cristi Posea做的CSizingControlBar的程序
想实现一个类似CSizingControlBar的界面,但是EVC下不支持NCCALCSIZE_PARAMS这个结构,不知道有什么方法可以解决。或者说EVC下是否能做成这样的界面。...
jimmydiy 嵌入式系统
第1章 UNIX基础知识
1.1 引言11.2 登录11.2.1 登录名11.2.2 shell11.3 文件和目录21.3.1 文件系统21.3.2 文件名21.3.3 路径名21.3.4 工作目录41.3.5 起始目录41.4 输入和输出51.4.1 文件描述符51.4.2 标准输入、标 ......
謃塰 Linux开发
ufun初次上电
拿到板子有段时间了,一直没时间发个帖子,今天说一下第一次上电的情况第一次烧写了demo程序,用的是SWD调试,下载完成后按复位键程序一直未运行,忽然发现BOOT0,BOOT1的拨码开关为设置。在 ......
xiayichuyang stm32/stm8
在KEIL C51 中 C语言里加入汇编语言
1.通过使用预处理指令#asm 和#endasm来使用汇编语言。用户编写的汇编语言可以紧跟在#asm之后,而在#endasm之前结束。如下所示: # asm /*汇编源程序*/ ......
songbo 51单片机
带着我的探索者I号,前来报到了!
120030120029看到论坛上KDY大师扛起了大旗,没啥说的,报名啊,审核通过,板子终于发来了! 本帖最后由 ydcman 于 2013-6-20 20:30 编辑 ]...
ydcman FPGA/CPLD
需要设计一个信号产生电路!
需要设计一个信号产生电路,频率为20M,低电平为4V,高电平在20V到50V之间可以调节,望各位高手赐教...
linda_xia 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 58  2379  1084  64  1455  2  48  22  30  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved