电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

P8-561226E

产品描述Pushbutton Switch
产品类别机电产品    开关   
文件大小1004KB,共2页
制造商OTTO
官网地址http://www.ottoexcellence.com
标准
下载文档 详细参数 全文预览

P8-561226E概述

Pushbutton Switch

P8-561226E规格参数

参数名称属性值
是否Rohs认证符合
Objectid7073000119
Reach Compliance Codeunknown
ECCN代码EAR99
使用Beaglebone Black的I2C
[align=left]帖子来源:[url=http://blog.csdn.net/wyt2013/article/details/16874823]http://blog.csdn.net/wyt2013/article/details/16874823[/url][/align][align=left]本文我将使用BBB的I2C1读取气压传感器芯片BMP085和三轴陀螺仪L3G4200D的值...
刘东丽 DSP 与 ARM 处理器
【NUCLEO-L452RE测评】采用胜利4位半表测STM32L452低功耗电流
[i=s] 本帖最后由 zhjb1 于 2017-6-17 15:40 编辑 [/i]申请项目经过了一番研究,手头最好的万用表是胜利4位半的带自动记录的86E表,最低电流为2.xuA,显然在测试uA级别还是够的,但到nA级别就不够了,算一下至少需要5位半的电流表,只能先用4.5位表直测功耗情况,之后再设计搭电路测试。查看网友的测试非常有启发,不在程序运行起来,关键的是当手头没有合适的设备如何解决问...
zhjb1 stm32/stm8
verilog HDL仿真时报这个错误,是什么原因
用modelsim仿真一段简单verilog程序:module 2_nand(in1,in2,out);input in1,in2;output out;assign out=~(in1in2);endmodule编译时报错:near "module": syntax error...
eeleader-mcu FPGA/CPLD
春节散分,顺便认认这里的大虾
rt...
withoutpoem 嵌入式系统
请教一个UCOS中断任务的问题
假设一个任务在执行过程中,被中断,然后保存现场进入中断后,发现更高优先级任务,这时候,执行更高优先级任务,在执行更高优先级任务时候,被中断的任务处在什么状态?在被中断的代码中,没有看到被挂起的代码。还有更高优先级任务执行完后,是不是马上中断返回到被中断的任务继续执行?...
jlinkv8 实时操作系统RTOS
使用Verilog实现基于FPGA的SDRAM控制器
使用Verilog实现基于FPGA的SDRAM控制器....
fanfanme FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 316  616  791  942  1151 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved