电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TSM2B103F31H2R

产品描述MALE, RIGHT ANGLE; STRAIGHT TWO PART BOARD CONNECTOR, SOLDER; SURFACE MOUNT
产品类别半导体    其他集成电路(IC)   
文件大小148KB,共3页
制造商Meritek Electronics
官网地址http://www.meritekusa.com
下载文档 全文预览

TSM2B103F31H2R概述

MALE, RIGHT ANGLE; STRAIGHT TWO PART BOARD CONNECTOR, SOLDER; SURFACE MOUNT

文档预览

下载PDF文档
NTC Thermistors
SMD Thermistors
TSM
Series
MERITEK
UL E223037
Features
1. EIA size 0402, 0603, 0805, 1206
2. Highly reliable monolithic structure
3. Wide resistance range
4. Cost effective
5. Agency recognition: UL
P
ART
N
UMBERING
S
YSTEM
TSM
Meritek Series
Size
CODE
1
0603
A
2
0805
B
2
A
104
H
39
H
2
R
Beta Value
CODE
B
25/85
Part No. (R25)
CODE
102
1K
F
±1
30
30
0
00
31
31
A
05
1
±1
R
Reel
G
±2
….
….
1
10
B
25/50
103
10K
H
±3
39
39
… 2
… 20
2
±2
B
Bulk
J
±5
40
40
D
35
3
±3
41
41
5
50
K
± 10
…..
….
F
55
….
….
H
75
H
75
Tolerance of Resistor
CODE
(%)
CODE
CODE
CODE
(%)
CODE
Beta Value—first 2 digits
Beta Value—last 2 digits
Tolerance of Beta Value
Standard Packaging
Dimensions
Part no.
TSM0
TSM1
TSM2
TSM3
Size
0402
0603
0805
1206
L nor.
1.00±0.15
1.60±0.15
2.00±0.20
3.20±0.30
W nor.
0.50±0.10
0.80±0.15
1.25±0.20
1.60±0.20
T max.
0.60
0.95
1.20
1.50
min.
0.2
0.3
0.4
0.5
Specifications are
subject to change without notice.
rev.6a
CC3200-LAUNCHXL 开发板测评报告
非常感谢EEworld 电子工程世界与TI的帮助,拿到包裹后迫不及待的打开,包裹里有一本U盘笔记本,与一个CC3200小红板。很棒很开心。。。 如今万物互联,物联网在各个产品中都有应用,大家想 ......
Jacktang 无线连接
C51中general pointer(一般指针)与Memory_Specific Pointer(存储器指针)的区别?
C51中general pointer(一般指针)与Memory_Specific Pointer(存储器指针)的区别是什么呢? #define XBYTE((char*)0x20000L) XBYTE=0x41; 这段程序是什么意思?望高手指点。...
09930051321 嵌入式系统
2017 德州仪器重庆汽车电子研讨会,众多精彩,拭目以待
本帖最后由 qwqwqw2088 于 2017-10-22 16:21 编辑 还在为汽车车身控制解决方案发愁?想要设计低高效率、高性能的汽车LED照明方案?想了解EV/HEV车载充电及电机驱动解决方案? 还在被选择汽 ......
qwqwqw2088 模拟与混合信号
在MSP432 LaunchPad上运行MicroPython
本帖最后由 dcexpert 于 2016-10-1 00:52 编辑 首先需要下载国外网友BonifaceBassey移植的MicroPython,并编译源码,得到固件firmware.axf。编译的方法和编译STM32的方法差不多,需要安装gcc ......
dcexpert MicroPython开源版块
申请开发板
申请!...
slpsnoopy NXP MCU
关于内部信号走全局时钟网络的问题
各位大侠好,我现在有个问题没搞清楚,请教下. FPGA产生的一个内部频率信号怎么走全局时钟网,我目前是例化了这样一个代码,clk0是内部逻辑分频产生的信号 BUFG myclock(.I(clk0), ......
一丝执念 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1593  701  419  2914  1007  18  55  57  51  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved